位置:51电子网 » 技术资料 » EDA/PLD

复杂可编程逻辑器件CPLD的基本结构

发布时间:2008/12/8 0:00:00 访问次数:1211

  1.基于乘积项的cpld结构

  cpld的结构是基于乘积项(product-term)的,现在以xilinx公司的xc9500xl系列芯片为例介绍cpld的 基本结构,如图1所示,其他型号cpld的结构与此非常类似。

  cpld可分为3部分:功能模块(function block)、快速互连矩阵(fastconnect ⅱ switch matrix)和i/o控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有的功能模块。i/o控制模块负责输人输出的电气特性 控制,比如可以设定集电极开路输出、三态输出等。图1中的i/o/gck,i/o/gsr,1/0/gts是全局时钟、全 局复位和全局输出使能信号,这几个信号有专用连线与cpld中每个功能模块相连,信号到每个功能模块的 延时相同并且延时最短。


图1 基于乘积项的cpld内部结构


图2 功能模块的结构

  宏单元是cpld的基本结构,由它来实现基本的逻辑功能。图3所示为宏单元的基本结构。图3中左侧是乘 积项阵列,实际就是一个与或阵列,每一个交叉`点都是可编程的,如果导通就实现“与”逻辑,与后面的乘积项分配器一起完成组合逻辑。图3右侧是一个可编程的触发器,可配置为d触发器或t触发器,它的时钟、清零输入都可以编程选择,可以使用专用的全局清零和全局时钟,也可以使用内部逻辑(乘积项阵列)产生的时钟和清零。如果不需要触发器,也可以将此触发器旁路,信号直接输出给互连矩阵或输出到i/0脚。


图3 cpld的宏单元结构

  2.cpld逻辑实现原理

  下面以一个简单的电路为例,具体说明cpld是如何利用以上结构实现逻辑的,电路如图4所示。

  假设组合逻辑的输出为f,则f=(a十b)* c *(!d)=a * c*!d+b*c *!d(以!d表示d的“非”),cpld将以图5的方式来实现组合逻辑f。

  a,b,c,d由pld芯片的引脚输人后进入互连矩阵,在内部会产生a,a,b,b,c,c,d,d 8个输出。图5中每一个叉表示相连(可编程熔丝导通),所以得到:f=fl+12=(a* c *!d)+(b*c*!d),这样就实现了组合逻辑。图4中,d触发器的实现比较简单,直接利


 图4 简单逻辑电路 图5 cpld的逻辑实现

  用宏单元中的可编程d触发器来实现。时钟信号clk由i/o脚输入后进人芯片内部的全局时钟专用通道,直接连接到可编程触发器的时钟端。可编程触发器的输出与i/o脚相连,把结果输出到芯片引脚。这样cpld就完成了图4所示电路的功能。以上这些步骤都是由软件自动完成的,不需要人为干预。

  图4的电路是一个很简单的例子,只需要一个宏单元就可以完成。但对于一个复杂的电路,一个宏单元是不可能实现的,这时就需要通过并联扩展项和共享扩展项将多个宏单元相连,宏单元的输出也可以连接到互连矩阵,再作为另一个宏单元的输入。这样cpld就可以实现更复杂的逻辑。

  这种基于乘积项的cpld基本都是由e2prom和flashェ艺制造的,一上电就可以工作,无须其他芯片配合。

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



  1.基于乘积项的cpld结构

  cpld的结构是基于乘积项(product-term)的,现在以xilinx公司的xc9500xl系列芯片为例介绍cpld的 基本结构,如图1所示,其他型号cpld的结构与此非常类似。

  cpld可分为3部分:功能模块(function block)、快速互连矩阵(fastconnect ⅱ switch matrix)和i/o控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有的功能模块。i/o控制模块负责输人输出的电气特性 控制,比如可以设定集电极开路输出、三态输出等。图1中的i/o/gck,i/o/gsr,1/0/gts是全局时钟、全 局复位和全局输出使能信号,这几个信号有专用连线与cpld中每个功能模块相连,信号到每个功能模块的 延时相同并且延时最短。


图1 基于乘积项的cpld内部结构


图2 功能模块的结构

  宏单元是cpld的基本结构,由它来实现基本的逻辑功能。图3所示为宏单元的基本结构。图3中左侧是乘 积项阵列,实际就是一个与或阵列,每一个交叉`点都是可编程的,如果导通就实现“与”逻辑,与后面的乘积项分配器一起完成组合逻辑。图3右侧是一个可编程的触发器,可配置为d触发器或t触发器,它的时钟、清零输入都可以编程选择,可以使用专用的全局清零和全局时钟,也可以使用内部逻辑(乘积项阵列)产生的时钟和清零。如果不需要触发器,也可以将此触发器旁路,信号直接输出给互连矩阵或输出到i/0脚。


图3 cpld的宏单元结构

  2.cpld逻辑实现原理

  下面以一个简单的电路为例,具体说明cpld是如何利用以上结构实现逻辑的,电路如图4所示。

  假设组合逻辑的输出为f,则f=(a十b)* c *(!d)=a * c*!d+b*c *!d(以!d表示d的“非”),cpld将以图5的方式来实现组合逻辑f。

  a,b,c,d由pld芯片的引脚输人后进入互连矩阵,在内部会产生a,a,b,b,c,c,d,d 8个输出。图5中每一个叉表示相连(可编程熔丝导通),所以得到:f=fl+12=(a* c *!d)+(b*c*!d),这样就实现了组合逻辑。图4中,d触发器的实现比较简单,直接利


 图4 简单逻辑电路 图5 cpld的逻辑实现

  用宏单元中的可编程d触发器来实现。时钟信号clk由i/o脚输入后进人芯片内部的全局时钟专用通道,直接连接到可编程触发器的时钟端。可编程触发器的输出与i/o脚相连,把结果输出到芯片引脚。这样cpld就完成了图4所示电路的功能。以上这些步骤都是由软件自动完成的,不需要人为干预。

  图4的电路是一个很简单的例子,只需要一个宏单元就可以完成。但对于一个复杂的电路,一个宏单元是不可能实现的,这时就需要通过并联扩展项和共享扩展项将多个宏单元相连,宏单元的输出也可以连接到互连矩阵,再作为另一个宏单元的输入。这样cpld就可以实现更复杂的逻辑。

  这种基于乘积项的cpld基本都是由e2prom和flashェ艺制造的,一上电就可以工作,无须其他芯片配合。

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!