EDA中的系统总体组装电路的VHDL源程序CNT30.VHD的仿真
发布时间:2008/10/21 0:00:00 访问次数:513
从如图可以看出9该模块首先要读取当前年月(nian和yue),再对该月的最大天数(max_days)进行判断并将结果向外输出。在正常计数过程中,模块实现了从0到最大天数(max days)的循环计数,每实现一次最大天数(max_days)到0的计数动作,计数模块输出一个进位信号。当ld端有低电平输入时,说明置数信号(ld)有效,模块将预置数(data)24送入计数结果(num)中去,计数模块从24开始重新计数。
如图 cnt30模块仿真图
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
从如图可以看出9该模块首先要读取当前年月(nian和yue),再对该月的最大天数(max_days)进行判断并将结果向外输出。在正常计数过程中,模块实现了从0到最大天数(max days)的循环计数,每实现一次最大天数(max_days)到0的计数动作,计数模块输出一个进位信号。当ld端有低电平输入时,说明置数信号(ld)有效,模块将预置数(data)24送入计数结果(num)中去,计数模块从24开始重新计数。
如图 cnt30模块仿真图
欢迎转载,信息来自维库电子市场网(www.dzsc.com)