位置:51电子网 » 技术资料 » EDA/PLD

EDA典型单元电路的分频电路的设计

发布时间:2008/10/13 0:00:00 访问次数:1215

  在基于eda技术的数字电路系统设计中,分频电路应用得十分广泛,常常使用分频电路来得到数字系统中各种不同频率的控制信号。所谓分频电路,就是将一个给定的频率较高的数字输入信号,经过适当的处理后,产生一个或数个频率较低的数字输出信号。分频电路本质上是加法计数器的变种,其计数值由分频常数n=fin/fout决定,其输出不是一般计数器的计数结果,而是根据分频常数对输出信号的高、低电平进行控制。

  【例1】设计一个将1 khz的方波信号变为正、负周不等的50 hz信号的分频电路的vhdl程序,并使用max++p1us ⅱ进行仿真。


  仿真结果如图所示。

  如图1 fjyfp分频器的仿真波形

  【例2】 设计一个将1 khz的方波信号变为为正、负周相等的50 hz方波信号的分频电路的vhdl程序,并使用max+p1us ⅱ进行仿真。


  仿真结果如图所示。

  如图2 jyfp分频器的仿真波形

  【例3】设计一个通用的可输出输入信号的2分频信号、4分频信号、8分频信号、16分频信号、2位2分频信号序列、2位4分频信号序列的分频电路的vhdl程序,并使用max+p1us ⅱ进行仿真。

  仿真结果如图所示。

  如图3 tyfp分频器的仿真波形



  在基于eda技术的数字电路系统设计中,分频电路应用得十分广泛,常常使用分频电路来得到数字系统中各种不同频率的控制信号。所谓分频电路,就是将一个给定的频率较高的数字输入信号,经过适当的处理后,产生一个或数个频率较低的数字输出信号。分频电路本质上是加法计数器的变种,其计数值由分频常数n=fin/fout决定,其输出不是一般计数器的计数结果,而是根据分频常数对输出信号的高、低电平进行控制。

  【例1】设计一个将1 khz的方波信号变为正、负周不等的50 hz信号的分频电路的vhdl程序,并使用max++p1us ⅱ进行仿真。


  仿真结果如图所示。

  如图1 fjyfp分频器的仿真波形

  【例2】 设计一个将1 khz的方波信号变为为正、负周相等的50 hz方波信号的分频电路的vhdl程序,并使用max+p1us ⅱ进行仿真。


  仿真结果如图所示。

  如图2 jyfp分频器的仿真波形

  【例3】设计一个通用的可输出输入信号的2分频信号、4分频信号、8分频信号、16分频信号、2位2分频信号序列、2位4分频信号序列的分频电路的vhdl程序,并使用max+p1us ⅱ进行仿真。

  仿真结果如图所示。

  如图3 tyfp分频器的仿真波形



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!