位置:51电子网 » 技术资料 » EDA/PLD

EDA中的数据装载器ZZQ的设计

发布时间:2008/10/20 0:00:00 访问次数:465

  zzq的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明部分定义两个常数来产生。由于用于显示“8888”的常数all 8需分解成4个8,分别经过四个4-7译码器译码后才是真正的显示驱动信息编码,因此该常数应是4个分段的4位bcd码,故应设为“1000100010001000”。同理,显示“done”的常数done可设为“1010101111001101”,其中d、o、n、e的bcd码分另刂为:“1010”、“1011”、“1011”、“1100”。该模块的主要程序如下:


  如图 zzq的输入、输出端口图

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  zzq的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明部分定义两个常数来产生。由于用于显示“8888”的常数all 8需分解成4个8,分别经过四个4-7译码器译码后才是真正的显示驱动信息编码,因此该常数应是4个分段的4位bcd码,故应设为“1000100010001000”。同理,显示“done”的常数done可设为“1010101111001101”,其中d、o、n、e的bcd码分另刂为:“1010”、“1011”、“1011”、“1100”。该模块的主要程序如下:


  如图 zzq的输入、输出端口图

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!