位置:51电子网 » 技术资料 » EDA/PLD

FPGA器件配置流程

发布时间:2008/9/17 0:00:00 访问次数:669

  xilinx的fpga器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以spartan-3的加载为例说明这个过程。

  (1)配置存储器清除阶段(如图1所示)

  在该流程中,检测vccint是否大于1v,辅助电源rccaux是否大于2v,bank4(vcco_4)的电源电压是否大于1v。所有的非配置引脚,即用户输入/输出引脚被上拉(与hswap_en的状态有关),init_b初始化状态信号,done将信号置为低(low)清除fpga内部的存储器。检测prog_b引脚是否由低电平变成高电平,若为高电平,再清除一次存储器并进入下一阶段。

  (2)初始化阶段(如图2所示)

  在该阶段中首先释放init_b信号脚,如果外部仍然将该脚置低,将进入延迟和循环测试,直到init_b信号脚为高时止。根据设置的模式,采样模式设置引脚进入不同的配置状态。这些工作完成后,进入下一阶段。

  (3)装入配置数据阶段(如图3所示)

  在该阶段装入数据,每个时钟配置一位或一个字节,并进行循环冗余码( crc)校验。如果出错,将init b引脚强行置低,并终止配置流程;如果检测通过,将进入最后一个流程阶段。

  (4)启动器件阶段(如图4所示)

  启动器件阶段的默认执行顺序为首先释放done引脚,利用外部所连接的上拉电阻使该信号呈现高电平:其次使能所有的输入/输出(lo)引脚,即保持设计所定义的信号状态,然后分别释放全局写使能信号(gwe)和全局复位信号(gsr),这些信号的处理顺序可以通过参数设置来改变。这些主作完成之后,器件将进入最后的工作状态。

  图1 配置存储器清除阶段流程

  图2 初始化阶段流程

  图3 装入配置数据阶段流程

  图4 启动器件阶段流程

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  xilinx的fpga器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以spartan-3的加载为例说明这个过程。

  (1)配置存储器清除阶段(如图1所示)

  在该流程中,检测vccint是否大于1v,辅助电源rccaux是否大于2v,bank4(vcco_4)的电源电压是否大于1v。所有的非配置引脚,即用户输入/输出引脚被上拉(与hswap_en的状态有关),init_b初始化状态信号,done将信号置为低(low)清除fpga内部的存储器。检测prog_b引脚是否由低电平变成高电平,若为高电平,再清除一次存储器并进入下一阶段。

  (2)初始化阶段(如图2所示)

  在该阶段中首先释放init_b信号脚,如果外部仍然将该脚置低,将进入延迟和循环测试,直到init_b信号脚为高时止。根据设置的模式,采样模式设置引脚进入不同的配置状态。这些工作完成后,进入下一阶段。

  (3)装入配置数据阶段(如图3所示)

  在该阶段装入数据,每个时钟配置一位或一个字节,并进行循环冗余码( crc)校验。如果出错,将init b引脚强行置低,并终止配置流程;如果检测通过,将进入最后一个流程阶段。

  (4)启动器件阶段(如图4所示)

  启动器件阶段的默认执行顺序为首先释放done引脚,利用外部所连接的上拉电阻使该信号呈现高电平:其次使能所有的输入/输出(lo)引脚,即保持设计所定义的信号状态,然后分别释放全局写使能信号(gwe)和全局复位信号(gsr),这些信号的处理顺序可以通过参数设置来改变。这些主作完成之后,器件将进入最后的工作状态。

  图1 配置存储器清除阶段流程

  图2 初始化阶段流程

  图3 装入配置数据阶段流程

  图4 启动器件阶段流程

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!