位置:51电子网 » 技术资料 » EDA/PLD

CoolRunner-II器件的时序模型描述

发布时间:2008/9/17 0:00:00 访问次数:279

  coo1runner-ⅱ器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵aim从aim再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模块的种类,对于coo1runner-ⅱ器件来说,各个路径和模块的延迟特性是固定和独立的,其时序模型(timing model)如图所示。



  如图 coolrunner-ii的时序模型

  如图中各个延迟参数及其说明如表所示。

  如表 coolrunner-ii各个延迟参数及其说明


  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  coo1runner-ⅱ器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵aim从aim再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模块的种类,对于coo1runner-ⅱ器件来说,各个路径和模块的延迟特性是固定和独立的,其时序模型(timing model)如图所示。



  如图 coolrunner-ii的时序模型

  如图中各个延迟参数及其说明如表所示。

  如表 coolrunner-ii各个延迟参数及其说明


  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!