用Core Generator工具建立一个新的工程
发布时间:2008/9/11 0:00:00 访问次数:1304
可以用core gcncrator具来建立一个新的工程, 用于在ise集成开发工具中无法利com generator 工具的所有功能,如memory editor等.因此需要单独运行 core generator 工具,几乎所有的模块没计基本上都可以用其来完成,操作步骤如下.
(l)选择【开始】-【程序】-【xilim ise 10.1】-= 【accessories】-【core generator】命令,出现图1所示界面.
(2)打开-个已存在的设计工程,或单击【creatc a new project】按钮建立一个新工程,出现如下3个选项卡来设置相应的参数.
【pan】选项卡如图2所示,用来建立个新工程的目标器件,器件封装形式和器件速度等级。
图1 运行core generator生成工具
图2 【part】选项卡
【generation】选项卡如图3所示。
图3 【generator】选项卡
flow(设计流程)选项组中的选项如下。
■design entry:可选择vhdl、verilog或schematic(原理图)作为设计的蓝本。
■custom output products:对于每一个core generator所产生的模块有选择地输出。flow settings(流程设置)选项组中的选项如下。
■vendor:不同的综合工具具有不同编译和解释风格,如总线的书写格式等。为了使core generator输出文件和网表(edif)满足这些要求,可以通过该选项卡设置。默认值为“other”,相应的网表总线格式(netlist bus format)为“b<n:m>”。在ise10.x工具中可选择cadence、ise、epd、mentor graphics(hdl)、synopsys及synplicity。
■netlist bus format:网表中的总线风格,只有当vendor选项为“other”时,该选项才有效。
preferred implementation files(首选执行文件)选项组中的选项如下。
■edif netlist:用来指定core generator产生edif的实现网表。
■ngc file:默认值,用来指定core generator产生ngc格式的实现网表。ngc文件是一个二进制的xilinx网表文件。
simulation files(用于仿真的输出文件)选项组中的选项如下。
■behavioral:core generator工具产生的行为级hdl仿真文件,这些文件包括用于例化的wrapper文件。
■structural:core generator工具产生结构化的用于仿真的网表文件,该文件不用进行“综合”(synthesis)处理。
■none:core generator工具不产生任何用于仿真的文件。
other output product选项组中的选项如下。
■asy symbol file:用来指定core generator产生asccii格式的asy符号文件,该符号文件可用做ise工具原理图编辑器及第三方工具中取代这个core。
■xsf:默认值,用来指定core generator产生xsf符号文件,该文件为mentor工具提供core符号信息文件。
(ady,anced)选项卡如图4所示。
elaboration options(更详细的参数选择)选项组中的选项如下。
■create netlist wrapper with lo pads:该选项用来为core generator和网表文件插入或添加一个iob(输入/输出接口)并提供一个附加的输出文件。假如原网表文件名为“corename.edn”,那么这个附加的文件就自动地命名为“corename_padded.edn”。设计者利用该文件可以通过布局布线流程处理后得到精确的利用率和时序结果信息,而不用再考虑顶层设计的接口。core generator工具将根据信号接口的结构来自动调整插入的iob,比如输出信号将插入obuf;时钟输入信号将插入bufg:输入信号将插入ibuf;双向信号将插入iobuf。
■remove placement attributes:选择该复选框,意味着core generator在输出网表文件之前,将去掉所有的由参数化来定义的rloc和hu set位置及布局约束。但该设置不会影响和处理core内部本身所包含的位置等约束,产生的模块作有选择的输出。
图4 【iadvanced】选项卡
■create ndf synthesis optimization interface for ngc cores:该选项用来为第三方的综合工具为ngc文件优化资源和时序提供辅助信息。
■formal verification:产生verilog格式的一个
可以用core gcncrator具来建立一个新的工程, 用于在ise集成开发工具中无法利com generator 工具的所有功能,如memory editor等.因此需要单独运行 core generator 工具,几乎所有的模块没计基本上都可以用其来完成,操作步骤如下.
(l)选择【开始】-【程序】-【xilim ise 10.1】-= 【accessories】-【core generator】命令,出现图1所示界面.
(2)打开-个已存在的设计工程,或单击【creatc a new project】按钮建立一个新工程,出现如下3个选项卡来设置相应的参数.
【pan】选项卡如图2所示,用来建立个新工程的目标器件,器件封装形式和器件速度等级。
图1 运行core generator生成工具
图2 【part】选项卡
【generation】选项卡如图3所示。
图3 【generator】选项卡
flow(设计流程)选项组中的选项如下。
■design entry:可选择vhdl、verilog或schematic(原理图)作为设计的蓝本。
■custom output products:对于每一个core generator所产生的模块有选择地输出。flow settings(流程设置)选项组中的选项如下。
■vendor:不同的综合工具具有不同编译和解释风格,如总线的书写格式等。为了使core generator输出文件和网表(edif)满足这些要求,可以通过该选项卡设置。默认值为“other”,相应的网表总线格式(netlist bus format)为“b<n:m>”。在ise10.x工具中可选择cadence、ise、epd、mentor graphics(hdl)、synopsys及synplicity。
■netlist bus format:网表中的总线风格,只有当vendor选项为“other”时,该选项才有效。
preferred implementation files(首选执行文件)选项组中的选项如下。
■edif netlist:用来指定core generator产生edif的实现网表。
■ngc file:默认值,用来指定core generator产生ngc格式的实现网表。ngc文件是一个二进制的xilinx网表文件。
simulation files(用于仿真的输出文件)选项组中的选项如下。
■behavioral:core generator工具产生的行为级hdl仿真文件,这些文件包括用于例化的wrapper文件。
■structural:core generator工具产生结构化的用于仿真的网表文件,该文件不用进行“综合”(synthesis)处理。
■none:core generator工具不产生任何用于仿真的文件。
other output product选项组中的选项如下。
■asy symbol file:用来指定core generator产生asccii格式的asy符号文件,该符号文件可用做ise工具原理图编辑器及第三方工具中取代这个core。
■xsf:默认值,用来指定core generator产生xsf符号文件,该文件为mentor工具提供core符号信息文件。
(ady,anced)选项卡如图4所示。
elaboration options(更详细的参数选择)选项组中的选项如下。
■create netlist wrapper with lo pads:该选项用来为core generator和网表文件插入或添加一个iob(输入/输出接口)并提供一个附加的输出文件。假如原网表文件名为“corename.edn”,那么这个附加的文件就自动地命名为“corename_padded.edn”。设计者利用该文件可以通过布局布线流程处理后得到精确的利用率和时序结果信息,而不用再考虑顶层设计的接口。core generator工具将根据信号接口的结构来自动调整插入的iob,比如输出信号将插入obuf;时钟输入信号将插入bufg:输入信号将插入ibuf;双向信号将插入iobuf。
■remove placement attributes:选择该复选框,意味着core generator在输出网表文件之前,将去掉所有的由参数化来定义的rloc和hu set位置及布局约束。但该设置不会影响和处理core内部本身所包含的位置等约束,产生的模块作有选择的输出。
图4 【iadvanced】选项卡
■create ndf synthesis optimization interface for ngc cores:该选项用来为第三方的综合工具为ngc文件优化资源和时序提供辅助信息。
■formal verification:产生verilog格式的一个
上一篇:布局规划器概述