位置:51电子网 » 技术资料 » 其它综合

基于满足更小尺寸需求的制程技术

发布时间:2008/6/3 0:00:00 访问次数:384

电子家园 dzjia.cn

  随着便携式电子产品变得越来越小、越来越轻薄,制程技术也不断创新。本文将介绍的用于智能卡的fcos封装、vip50工艺和芯片级封装(csp)不但满足了更小的元器件尺寸需求,而且能够实现更好的产品性能。

  能满足第三代智能卡尺寸要求的fcos封装

  英飞凌公司与德国智能卡制造商giesecke & devrient推出的用于智能卡的fcos封装可满足新型第三代智能卡(uicc)对尺寸的要求。fcos模块的厚度不大于500μm,整个模块的金触点位于芯片卡的左侧。


  fcos封装(上)与金线焊接(下)的对比

  fcos模块中芯片的功能衬面直接通过导电触点与模块连接,不再需要传统的金丝和合成树脂封装。由于封装中省去了金属线,大大节约了模块空间,一方面可以在模块尺寸不变的情况下安置更大的芯片,使芯片卡具有更多的功能;另一方面也可以使芯片卡的模块尺寸更小。此外,与传统的金线焊接(bonding)技术相比,采用fcos的芯片卡具有更强的机械稳定性和光学视觉效果、更小和更薄的模块尺寸、更强的防腐性和韧性,并且采用了非卤素材料,符合rohs指令。

  第三代智能卡的尺寸是目前sim卡的一半

  欧洲电信标准组织(etsi)已决定在手机中使用更小尺寸的智能卡,新型第三代智能卡可应用于超薄移动电话、手持读卡器和其他终端设备。今后sim卡的尺寸只有12mm×15mm,这要需更小的芯片卡模块,而fcos正好能满足这一需求。

  使放大器性能更高、尺寸更小的vip50工艺

  vip50工艺是美国国家半导体独有的绝缘硅(soi)bicmos工艺,适用于放大器芯片的生产。该工艺采用的薄膜电阻不但有微调功能,还具有极高的准确度,令其在很多方面都优于传统的双极或cmos工艺。

  所有vip50的晶体管都装设于绝缘硅(soi)圆片之上,然后以沟道互相隔离。这种隔离设计可将寄生电容减至最少,并大幅提高放大器的带宽功率比。隔离的另一优点是即使信号电压高于供电干线电压,芯片内的晶体管仍可调节有关的信号。此外,由于soi技术可以防止漏电情况出现,即使在工厂及汽车内等极高温度的环境下操作,也不会对放大器的性能产生任何不利的影响。

  vip50工艺晶体管的隔离沟道设计

  由于加设了高速垂直npn及pnp晶体管,vip50工艺的双极及cmos模拟专用晶体管可以减少噪声,为调节高精度模拟信号提供一个理想的低噪声环境,同时减低了功耗。由于bicmos工艺添加了垂直pnp晶体管,放大器可以加设高度平衡的输出级,以便进一步提高放大器的带宽功率比。

  vip50双极晶体管与最低门长度为0.5μm的“模拟级”mos晶体管搭配使用,不但可以发挥最佳的匹配准确度,还有助于减少中低频噪声。对于mos晶体管是信号路径重要组成部分的系统来说,上述的两个特色便显得非常重要。添加了mos模块之后,工程师也可将更大量的混合信号技术及数字技术集成一起。

  芯片与封装面积比接近1:1的芯片级封装

  csp(chip scale package)可以让芯片面积与封装面积之比超过1:1.14,已相当接近1:1的理想情况。由于电路接线最短,可在最小的引脚范围内提供最高密度内部连接,csp能满足对产品尺寸更小设计要求,又能保持产品坚实耐用,甚至可以降低生产成本。

  0.4mm间距的芯片级封装

  加州微器件公司近日推出了0.4mm间距csp centurion emi滤波器cm1440、cm1441和cm1442,其外形尺寸比现有的间距0.5mm的csp产品小30%以上,比现有的tdfn产品小42%。因其性能更高、尺寸更小,非常适合为手机提供静电放电(esd)保护
(崔晓楠 )



电子家园 dzjia.cn

  随着便携式电子产品变得越来越小、越来越轻薄,制程技术也不断创新。本文将介绍的用于智能卡的fcos封装、vip50工艺和芯片级封装(csp)不但满足了更小的元器件尺寸需求,而且能够实现更好的产品性能。

  能满足第三代智能卡尺寸要求的fcos封装

  英飞凌公司与德国智能卡制造商giesecke & devrient推出的用于智能卡的fcos封装可满足新型第三代智能卡(uicc)对尺寸的要求。fcos模块的厚度不大于500μm,整个模块的金触点位于芯片卡的左侧。


  fcos封装(上)与金线焊接(下)的对比

  fcos模块中芯片的功能衬面直接通过导电触点与模块连接,不再需要传统的金丝和合成树脂封装。由于封装中省去了金属线,大大节约了模块空间,一方面可以在模块尺寸不变的情况下安置更大的芯片,使芯片卡具有更多的功能;另一方面也可以使芯片卡的模块尺寸更小。此外,与传统的金线焊接(bonding)技术相比,采用fcos的芯片卡具有更强的机械稳定性和光学视觉效果、更小和更薄的模块尺寸、更强的防腐性和韧性,并且采用了非卤素材料,符合rohs指令。

  第三代智能卡的尺寸是目前sim卡的一半

  欧洲电信标准组织(etsi)已决定在手机中使用更小尺寸的智能卡,新型第三代智能卡可应用于超薄移动电话、手持读卡器和其他终端设备。今后sim卡的尺寸只有12mm×15mm,这要需更小的芯片卡模块,而fcos正好能满足这一需求。

  使放大器性能更高、尺寸更小的vip50工艺

  vip50工艺是美国国家半导体独有的绝缘硅(soi)bicmos工艺,适用于放大器芯片的生产。该工艺采用的薄膜电阻不但有微调功能,还具有极高的准确度,令其在很多方面都优于传统的双极或cmos工艺。

  所有vip50的晶体管都装设于绝缘硅(soi)圆片之上,然后以沟道互相隔离。这种隔离设计可将寄生电容减至最少,并大幅提高放大器的带宽功率比。隔离的另一优点是即使信号电压高于供电干线电压,芯片内的晶体管仍可调节有关的信号。此外,由于soi技术可以防止漏电情况出现,即使在工厂及汽车内等极高温度的环境下操作,也不会对放大器的性能产生任何不利的影响。

  vip50工艺晶体管的隔离沟道设计

  由于加设了高速垂直npn及pnp晶体管,vip50工艺的双极及cmos模拟专用晶体管可以减少噪声,为调节高精度模拟信号提供一个理想的低噪声环境,同时减低了功耗。由于bicmos工艺添加了垂直pnp晶体管,放大器可以加设高度平衡的输出级,以便进一步提高放大器的带宽功率比。

  vip50双极晶体管与最低门长度为0.5μm的“模拟级”mos晶体管搭配使用,不但可以发挥最佳的匹配准确度,还有助于减少中低频噪声。对于mos晶体管是信号路径重要组成部分的系统来说,上述的两个特色便显得非常重要。添加了mos模块之后,工程师也可将更大量的混合信号技术及数字技术集成一起。

  芯片与封装面积比接近1:1的芯片级封装

  csp(chip scale package)可以让芯片面积与封装面积之比超过1:1.14,已相当接近1:1的理想情况。由于电路接线最短,可在最小的引脚范围内提供最高密度内部连接,csp能满足对产品尺寸更小设计要求,又能保持产品坚实耐用,甚至可以降低生产成本。

  0.4mm间距的芯片级封装

  加州微器件公司近日推出了0.4mm间距csp centurion emi滤波器cm1440、cm1441和cm1442,其外形尺寸比现有的间距0.5mm的csp产品小30%以上,比现有的tdfn产品小42%。因其性能更高、尺寸更小,非常适合为手机提供静电放电(esd)保护
(崔晓楠 )



相关IC型号

热门点击

 

推荐技术资料

罗盘误差及补偿
    造成罗盘误差的主要因素有传感器误差、其他磁材料干扰等。... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!