位置:51电子网 » 技术资料 » 通信网络

Cadence发布最高性能的加速器/仿真器Palladium III

发布时间:2008/5/29 0:00:00 访问次数:466

  cadence设计系统公司不久前推出了cadence incisive palladium iii加速器/仿真器,这是业内具有最高性能的加速器/仿真器,应用于无线、图形、网络和消费市场的复杂硬件、软件和全套系统的验证和确认。palladium iii是业界第一个结合了高性能企业系统级验证自动化和验证管理、快速设计轮转,同时适合系统级芯片各个阶段设计及验证专家的硬件辅助验证解决方案。

  此外,palladium iii还实现了与cadence企业系统级验证(esl)解决方案全面结合。实现了所有工程设计和验证功能的硬件、软件和全系统确认的自动化和管理。

  palladium iii提供了相当于上一代产品两倍的运行时间性能,拥有在业内极其出众的调试环境。通过这一新系统,复杂的设计可以在将近2mhz的速度下进行,表现出比简单仿真高一百万倍的性能。

  palladium iii建立于cadence创新的基于处理器的加速技术,能够支持最多32位用户同时运作,并提供了仿真器市场最快的汇编速度,单工作站每小时编译能力可达3000万门,并且其容量的调整范围可以从每个域/用户180万门到整个系统的2.56亿门。

  其它好处包括基于事务的加速和基于断言加速的系统范围的管理具备语言灵活性。这种灵活的环境在开发时就考虑到了范围广泛的用户,可让hdl、systemc、c/c++和e 测试平台或者外部设备能够高速互动,加速化设计以verilog、system verilog和/或者vhdl进行编写,而断言则以psl、ovl和system verilog进行编写。

  “企业系统级验证解决方案对于我们的成功正变得越来越重要,我们需要继续努力缩短我们的整个验证周期。”qlogic公司首席工程师tom paulson说,将palladium iii与上一代产品相比,我们看到了汇编和运行时间性能方面有3~5倍的进化,大量调试的效率得以提升,在大吞吐量的情况下,能够有3~5倍的密集度。

  推动了cadence企业系统级验证解决方案

  palladium iii是cadence esl验证解决方案的主要推动者,让约束驱动的、随机的系统级事件生成能够与硬件中运行的加速设计互动。用户能够在加速其系统级芯片设计和嵌入式处理器的同时,让嵌入式软件或硬件的随机测试自动化。palladium iii的用户还可以让全系统确认和硬件/软件协同验证过程自动进行,并对其进行分析,寻找故障,并以incisive enterprise manager进行修正。

  附加功能

  palladium iii提高了系统级调试的效率,加速了将波形信息从硬件上传到工作站的时间。该系统在无须重启系统或依靠外部界面的情况下,为所有信号提供了完全的互动可见度。基于事务的加速使用了新增的模型,叫做并行运作模式,能够在测试平台于工作站中运行的同时,让设计能够以最高仿真速度连续运行(自由运行)。该功能将线路内仿真与在incisive enterprise simulator上运行的软件测试平台结合——为整个系统级验证过程结合或添加了一个透明层。

  全新的palladium iii加速器/仿真器目前已经向客户提供了β测试版。



  cadence设计系统公司不久前推出了cadence incisive palladium iii加速器/仿真器,这是业内具有最高性能的加速器/仿真器,应用于无线、图形、网络和消费市场的复杂硬件、软件和全套系统的验证和确认。palladium iii是业界第一个结合了高性能企业系统级验证自动化和验证管理、快速设计轮转,同时适合系统级芯片各个阶段设计及验证专家的硬件辅助验证解决方案。

  此外,palladium iii还实现了与cadence企业系统级验证(esl)解决方案全面结合。实现了所有工程设计和验证功能的硬件、软件和全系统确认的自动化和管理。

  palladium iii提供了相当于上一代产品两倍的运行时间性能,拥有在业内极其出众的调试环境。通过这一新系统,复杂的设计可以在将近2mhz的速度下进行,表现出比简单仿真高一百万倍的性能。

  palladium iii建立于cadence创新的基于处理器的加速技术,能够支持最多32位用户同时运作,并提供了仿真器市场最快的汇编速度,单工作站每小时编译能力可达3000万门,并且其容量的调整范围可以从每个域/用户180万门到整个系统的2.56亿门。

  其它好处包括基于事务的加速和基于断言加速的系统范围的管理具备语言灵活性。这种灵活的环境在开发时就考虑到了范围广泛的用户,可让hdl、systemc、c/c++和e 测试平台或者外部设备能够高速互动,加速化设计以verilog、system verilog和/或者vhdl进行编写,而断言则以psl、ovl和system verilog进行编写。

  “企业系统级验证解决方案对于我们的成功正变得越来越重要,我们需要继续努力缩短我们的整个验证周期。”qlogic公司首席工程师tom paulson说,将palladium iii与上一代产品相比,我们看到了汇编和运行时间性能方面有3~5倍的进化,大量调试的效率得以提升,在大吞吐量的情况下,能够有3~5倍的密集度。

  推动了cadence企业系统级验证解决方案

  palladium iii是cadence esl验证解决方案的主要推动者,让约束驱动的、随机的系统级事件生成能够与硬件中运行的加速设计互动。用户能够在加速其系统级芯片设计和嵌入式处理器的同时,让嵌入式软件或硬件的随机测试自动化。palladium iii的用户还可以让全系统确认和硬件/软件协同验证过程自动进行,并对其进行分析,寻找故障,并以incisive enterprise manager进行修正。

  附加功能

  palladium iii提高了系统级调试的效率,加速了将波形信息从硬件上传到工作站的时间。该系统在无须重启系统或依靠外部界面的情况下,为所有信号提供了完全的互动可见度。基于事务的加速使用了新增的模型,叫做并行运作模式,能够在测试平台于工作站中运行的同时,让设计能够以最高仿真速度连续运行(自由运行)。该功能将线路内仿真与在incisive enterprise simulator上运行的软件测试平台结合——为整个系统级验证过程结合或添加了一个透明层。

  全新的palladium iii加速器/仿真器目前已经向客户提供了β测试版。



相关IC型号

热门点击

 

推荐技术资料

耳机的焊接
    整机电路简单,用洞洞板搭线比较方便。EM8621实际采... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!