带串行控制的10位模数转换器TLC1549在8051系统中的应用
发布时间:2008/5/28 0:00:00 访问次数:411
一、概述
tlc1549是美国德州仪器公司生产的10位模数转换器。它采用cmos工艺,具有内在的采样和保持,采用差分基准电压高阻输入,抗干扰,可按比例量程校准转换范围,总不可调整误差达到±1lsb max(4.8mv)等特点。
1.2 tlc1549的工作温度范围内(自然通风)极限参数如下:
电源电压范围: -0.5~6.5v
输入电压范围: -0.3~vcc+0.3v
输出电压范围: -0.3~vcc+0.3v
正基准电压: vcc+0.1v
负基准电压: -0.1v
峰值输入电流(任何输入端): ±20ma
峰值总输入电流(所有输入端): ±30ma
工作温度范围(自然通风):
tlc1549c 0~70℃
tlc1549i -40~80℃
tlc1549m -65~125℃
二、工作原理
在芯片选择(cs)无效情况下,i/o clock 最初被禁止且data out 处于高阻状态。当串行接口把cs拉至有效时,转换时序开始允许i/o clock 工作并使data out 脱离高阻状态。串行接口然后把i/o clock 序列提供给i/o clock 并从data out 接收前次转换结果。i/o clock 从主机串行接口接收长度在10和16个时钟之间的输入序列。开始10个i/o 时钟提供采样模拟输入的控制时序。
在cs的下降沿,前次转换的msb出现在data out端。10位数据通过data out 被发送到主机串行接口。为了开始转换,最少需要10个时钟脉冲。如果i/o clock 传送大于10个时钟长度,那么在的10个时钟的下降沿,内部逻辑把data out 拉至低电平以确保其余位的值为零。在正常进行的转换周期内,规定时间内cs端高电平至低电平的跳变可终止该周期,器件返回初始状态(输出数据寄存器的内容保持为前次转换结果)。由于可能破坏输出数据,所以在接近转换完成时要小心防止cs被拉至低电平。时序图如图2。
三、应用介绍
3.1 tlc1549的理想转换特性
一、概述
tlc1549是美国德州仪器公司生产的10位模数转换器。它采用cmos工艺,具有内在的采样和保持,采用差分基准电压高阻输入,抗干扰,可按比例量程校准转换范围,总不可调整误差达到±1lsb max(4.8mv)等特点。
1.2 tlc1549的工作温度范围内(自然通风)极限参数如下:
电源电压范围: -0.5~6.5v
输入电压范围: -0.3~vcc+0.3v
输出电压范围: -0.3~vcc+0.3v
正基准电压: vcc+0.1v
负基准电压: -0.1v
峰值输入电流(任何输入端): ±20ma
峰值总输入电流(所有输入端): ±30ma
工作温度范围(自然通风):
tlc1549c 0~70℃
tlc1549i -40~80℃
tlc1549m -65~125℃
二、工作原理
在芯片选择(cs)无效情况下,i/o clock 最初被禁止且data out 处于高阻状态。当串行接口把cs拉至有效时,转换时序开始允许i/o clock 工作并使data out 脱离高阻状态。串行接口然后把i/o clock 序列提供给i/o clock 并从data out 接收前次转换结果。i/o clock 从主机串行接口接收长度在10和16个时钟之间的输入序列。开始10个i/o 时钟提供采样模拟输入的控制时序。
在cs的下降沿,前次转换的msb出现在data out端。10位数据通过data out 被发送到主机串行接口。为了开始转换,最少需要10个时钟脉冲。如果i/o clock 传送大于10个时钟长度,那么在的10个时钟的下降沿,内部逻辑把data out 拉至低电平以确保其余位的值为零。在正常进行的转换周期内,规定时间内cs端高电平至低电平的跳变可终止该周期,器件返回初始状态(输出数据寄存器的内容保持为前次转换结果)。由于可能破坏输出数据,所以在接近转换完成时要小心防止cs被拉至低电平。时序图如图2。
三、应用介绍
3.1 tlc1549的理想转换特性
上一篇:减少峰值EMI解决方案
上一篇:多相PWM控制DC/DC变换器
热门点击
- TIP32C在稳压电路中的作用
- 10KV线路单相接地故障处理方法初探
- 用LM324等设计的低成本高精度温度测量电路
- 电池低电压指示及控制电路设计
- LM2907频率/电压转换器原理及应用
- 集成电路中的MOS晶体管模型
- MOS管的阈值电压探讨
- PN结耗尽区研究
- MOS晶体管的平方律转移特性
- 三端稳压集成电路LM317应用
推荐技术资料
- Seeed Studio
- Seeed Studio绐我们的印象总是和绘画脱离不了... [详细]