意法半导体(ST)公司推出业界首款可配置的系统级芯片(SoC)系列——SPEAr
发布时间:2008/5/28 0:00:00 访问次数:696
意法半导体(st)公司推出业界首款可配置的系统级芯片(soc)系列——spear,适合于各种应用,包括打印机、扫描仪和其它嵌入控制的数字引擎。该器件基于st的结构处理器增强性架构(spear),集成了全套ip区块的arm核和可配置的逻辑区块,能在短时间内快速实现关键功能的定制化,所需成本仅为全定制设计方案的小部分,而且具有较高灵活性和性能。
该系列器件基于工业标准arm核,能最大化现有硬件和软件区块的重新使用。架构包括大量用于连接和存储器接口的ip,以及高性能内部总线系统。定制化的嵌入逻辑区块允许用户将自己的ip增加到assp中,而不需要进行完整的asic设计。
新器件包括工作在192mhz的arm946es,此核具有8kb数据缓存、指令缓存,以及与数据紧密联系的存储器(tcm)和指令tcm,此外还有3个usb2.0端口(两个主端口和一个设备端口)、1个以太网10/100mac、1个16通路8位adc、1个i2c接口、3个uart、存储器接口和400k门的等效可编程逻辑。
该系列器件基于工业标准arm核,能最大化现有硬件和软件区块的重新使用。架构包括大量用于连接和存储器接口的ip,以及高性能内部总线系统。定制化的嵌入逻辑区块允许用户将自己的ip增加到assp中,而不需要进行完整的asic设计。
新器件包括工作在192mhz的arm946es,此核具有8kb数据缓存、指令缓存,以及与数据紧密联系的存储器(tcm)和指令tcm,此外还有3个usb2.0端口(两个主端口和一个设备端口)、1个以太网10/100mac、1个16通路8位adc、1个i2c接口、3个uart、存储器接口和400k门的等效可编程逻辑。
意法半导体(st)公司推出业界首款可配置的系统级芯片(soc)系列——spear,适合于各种应用,包括打印机、扫描仪和其它嵌入控制的数字引擎。该器件基于st的结构处理器增强性架构(spear),集成了全套ip区块的arm核和可配置的逻辑区块,能在短时间内快速实现关键功能的定制化,所需成本仅为全定制设计方案的小部分,而且具有较高灵活性和性能。
该系列器件基于工业标准arm核,能最大化现有硬件和软件区块的重新使用。架构包括大量用于连接和存储器接口的ip,以及高性能内部总线系统。定制化的嵌入逻辑区块允许用户将自己的ip增加到assp中,而不需要进行完整的asic设计。
新器件包括工作在192mhz的arm946es,此核具有8kb数据缓存、指令缓存,以及与数据紧密联系的存储器(tcm)和指令tcm,此外还有3个usb2.0端口(两个主端口和一个设备端口)、1个以太网10/100mac、1个16通路8位adc、1个i2c接口、3个uart、存储器接口和400k门的等效可编程逻辑。
该系列器件基于工业标准arm核,能最大化现有硬件和软件区块的重新使用。架构包括大量用于连接和存储器接口的ip,以及高性能内部总线系统。定制化的嵌入逻辑区块允许用户将自己的ip增加到assp中,而不需要进行完整的asic设计。
新器件包括工作在192mhz的arm946es,此核具有8kb数据缓存、指令缓存,以及与数据紧密联系的存储器(tcm)和指令tcm,此外还有3个usb2.0端口(两个主端口和一个设备端口)、1个以太网10/100mac、1个16通路8位adc、1个i2c接口、3个uart、存储器接口和400k门的等效可编程逻辑。