用D触发器组成的脉冲宽度检测电路
发布时间:2008/6/3 0:00:00 访问次数:1028
检测线路之一如图1所示。ic 1、ic2为一片cd4013,其中ic 1构成一单稳态触发器,单稳态输出端区作为d触发器ic2的时钟脉冲,q2端作vo输出端。由于ic1,ic2的置位s端接地,故稳态时ic 1的q1端恒为零,q了端为高电平,vo输出为低电平。当vi输人信号为高电平时,将d1端的高电平送入ic 1触发器,q1端跳变为高电平,饥端为低电平,暂稳态开始,ic2触发器不触发,vo仍为低电平。当vi下跳时,ic 1单稳电路的暂稳态还未结束(见图2b所示),ic2触发器仍未触发,vo为低电平。待ic 1的暂稳态结束,ic1触发器复位,q1端为低电平,端上跳为高电平。尽管ic2的cl2端上跳,但由于此时vi输人信号已为低电平,经反相器f反相使ic2的复位端r2为高电平,故vo端仍为低电平。
另一种情况是:当vi为高电平,颐端为低电平时,ic 1暂稳态开始,vo为低电平。当ic 1的暂稳态结束时,vi仍为高电平(见图2a所示),ql端上跳ic2触发翻转,r2端处于低电平,d2端的高电平送人ic2,v0端输出高电平。当vi下跳时,经f使ic2的r2端为高电平,迫使ic2复位,vo输出为低电平。
由此可见,只有当vi输人信号脉冲宽度大于ic1的单稳态输出脉宽时,ic2触发器才有输出。
检测线路之二如图3所示。该线路和图1相似,不同的是vi输人信号经反相器f反相后作为ic2的cl2时钟脉冲,ic 1仍为一单稳电路。稳态时,v0为低电平。当vi为高电平时,q1端为高电平,暂稳态开始,1c2未触发,vo为低电平。当ic 1单稳态结束时(见图4b所示),q1端回复到低电平,此时vi仍为高电平,故vo为低电平。当vi下跳时,经f反相使ic2的lc2端上跳,但由于q1端即zc2的r2端为高电平,所以vo仍为低电平。
另一种情况是:当vi为高电平时,q1为高电平,ici暂稳态型台ic2未触发,vo为低电平。当vi下跳时,暂稳态未结束,q1端仍为低电平ic2触发翻转,v0输出高电平(见图4a)。当ic1单稳态电路暂稳态结束时,小端上跳为高电平,迫使ic2复
位,vo输出为低电平。由此可见,只有当vi输人信号脉宽小干!ic 1的单稳态输出脉宽时,ic2触发器才有输出。
用d触发器还可组成多种脉冲宽度检测电路,由于篇幅关系,不再一一赘述。令上海苏成富
检测线路之一如图1所示。ic 1、ic2为一片cd4013,其中ic 1构成一单稳态触发器,单稳态输出端区作为d触发器ic2的时钟脉冲,q2端作vo输出端。由于ic1,ic2的置位s端接地,故稳态时ic 1的q1端恒为零,q了端为高电平,vo输出为低电平。当vi输人信号为高电平时,将d1端的高电平送入ic 1触发器,q1端跳变为高电平,饥端为低电平,暂稳态开始,ic2触发器不触发,vo仍为低电平。当vi下跳时,ic 1单稳电路的暂稳态还未结束(见图2b所示),ic2触发器仍未触发,vo为低电平。待ic 1的暂稳态结束,ic1触发器复位,q1端为低电平,端上跳为高电平。尽管ic2的cl2端上跳,但由于此时vi输人信号已为低电平,经反相器f反相使ic2的复位端r2为高电平,故vo端仍为低电平。
另一种情况是:当vi为高电平,颐端为低电平时,ic 1暂稳态开始,vo为低电平。当ic 1的暂稳态结束时,vi仍为高电平(见图2a所示),ql端上跳ic2触发翻转,r2端处于低电平,d2端的高电平送人ic2,v0端输出高电平。当vi下跳时,经f使ic2的r2端为高电平,迫使ic2复位,vo输出为低电平。
由此可见,只有当vi输人信号脉冲宽度大于ic1的单稳态输出脉宽时,ic2触发器才有输出。
检测线路之二如图3所示。该线路和图1相似,不同的是vi输人信号经反相器f反相后作为ic2的cl2时钟脉冲,ic 1仍为一单稳电路。稳态时,v0为低电平。当vi为高电平时,q1端为高电平,暂稳态开始,1c2未触发,vo为低电平。当ic 1单稳态结束时(见图4b所示),q1端回复到低电平,此时vi仍为高电平,故vo为低电平。当vi下跳时,经f反相使ic2的lc2端上跳,但由于q1端即zc2的r2端为高电平,所以vo仍为低电平。
另一种情况是:当vi为高电平时,q1为高电平,ici暂稳态型台ic2未触发,vo为低电平。当vi下跳时,暂稳态未结束,q1端仍为低电平ic2触发翻转,v0输出高电平(见图4a)。当ic1单稳态电路暂稳态结束时,小端上跳为高电平,迫使ic2复
位,vo输出为低电平。由此可见,只有当vi输人信号脉宽小干!ic 1的单稳态输出脉宽时,ic2触发器才有输出。
用d触发器还可组成多种脉冲宽度检测电路,由于篇幅关系,不再一一赘述。令上海苏成富
上一篇:CATV放大器的增益控制
上一篇:工厂节能技术应用实例分析