位置:51电子网 » 技术资料 » 无线通信

大型IP设计支持高达25Gbps的分割速率和8K:1的时分复用比

发布时间:2024/6/9 23:40:07 访问次数:52

时序驱动的RTL分割,提供高速且稳定的通用Serdes TDM IP,能够处理大型IP设计,支持高达25Gbps的分割速率和8K:1的时分复用比。它还支持并行编译、分布式编译、全自动编译和增量编译,大大减轻了团队的负担。

在多片系统中,大规模设计分割对于确保复杂ASIC设计能够高效、准确地进行原型验证至关重要。Chiplink作为AXI总线的分割方案,可为Arm、RISC-V等外置支持方案提供了更高效的解决方案。


Prodigy芯神瞳通过先进的增量编译和TDM时分复用等技术,进一步优化了分割的效率和性能。其时序驱动的RTL级分割算法能够自动处理分割后设计中的TDM插入问题,实现全自动的分割编译流程。

低延迟Chiplink AXI IP方案支持高达1024位宽的AXI DATA位宽,并能在每个Bank支持最多4组AXI协议,同时提供多种可配置的Serdes线速率,显著提升了多核处理器和AXI周边设备的速度和性能。


一系列灵活且高效的调试手段,使得远程管理和调试变得简单高效。它支持多配置方式、实时硬件监控、远程系统控制和硬件自检测等功能。

网络的AXI Transactor,允许远程通过网络访问和控制连接到AXI接口的设备。这对于远程调试和测试非常有用,可以在不同地点对硬件进行操作和监控。

此外,还提供了MDM Pro调试解决方案,提供最高125MHz的采样频率和最大64GB的波形存储容量,能有效解决原型验证中多FPGA的协同调试问题。

深圳市裕硕科技有限公司http://yushuo.51dzw.com

时序驱动的RTL分割,提供高速且稳定的通用Serdes TDM IP,能够处理大型IP设计,支持高达25Gbps的分割速率和8K:1的时分复用比。它还支持并行编译、分布式编译、全自动编译和增量编译,大大减轻了团队的负担。

在多片系统中,大规模设计分割对于确保复杂ASIC设计能够高效、准确地进行原型验证至关重要。Chiplink作为AXI总线的分割方案,可为Arm、RISC-V等外置支持方案提供了更高效的解决方案。


Prodigy芯神瞳通过先进的增量编译和TDM时分复用等技术,进一步优化了分割的效率和性能。其时序驱动的RTL级分割算法能够自动处理分割后设计中的TDM插入问题,实现全自动的分割编译流程。

低延迟Chiplink AXI IP方案支持高达1024位宽的AXI DATA位宽,并能在每个Bank支持最多4组AXI协议,同时提供多种可配置的Serdes线速率,显著提升了多核处理器和AXI周边设备的速度和性能。


一系列灵活且高效的调试手段,使得远程管理和调试变得简单高效。它支持多配置方式、实时硬件监控、远程系统控制和硬件自检测等功能。

网络的AXI Transactor,允许远程通过网络访问和控制连接到AXI接口的设备。这对于远程调试和测试非常有用,可以在不同地点对硬件进行操作和监控。

此外,还提供了MDM Pro调试解决方案,提供最高125MHz的采样频率和最大64GB的波形存储容量,能有效解决原型验证中多FPGA的协同调试问题。

深圳市裕硕科技有限公司http://yushuo.51dzw.com

热门点击

 

推荐技术资料

机器小人车
    建余爱好者制作的机器入从驱动结构上大致可以分为两犬类,... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!