电路元器件和信号通路的布局必须最大限度地减少无用信号的相互耦合
发布时间:2019/2/5 16:56:51 访问次数:519
(1)电路元器件和信号通路的布局必须最大限度地减少无用信号的相互耦合。 MC56F8146VFVE
(2)低电平信号通道不能靠近高电平信号通道和无滤波的电源线,包括能产生瞬态过程的电路。
(3)将低电平的模拟电路和数字电路分开,避免模拟电路、数字电路和电源公共回线产生公共阻抗耦合。
(4)高、中、低速数字逻辑电路在PCB上要分区布置。
(5)安排电路时要使得高速信号线长度最小。
(6)保证相邻PCB之间不能有过长的平行线。
(7)EMI滤波器要尽可能靠近EMI源,并放在同一块PCB上。
(8)DC/DC变换器、开关元器件和整流器应尽可能靠近变压器放置以使其导线长度最小。
(9)尽可能靠近整流二极管放置调压元器件和滤波电容器。
(10)PCB按频率和电流开关特性分区,噪声元器件与非噪声元器件要距离远一些。
在设计PCB时,应注意以下几点。
(1)从减小辐射骚扰的角度出发,应尽量选用多层板,内层分别作电源层、地线层,用以降低供电线路阻抗,抑制公共阻抗噪声,对信号线形成均匀的接地面,加大信号线和接地面间的分布电容,抑制其向空间辐射的能力。
(2)电源线、地线、PCB走线对高频信号应保持低阻抗。在频率很高的情况下,电源线、地线或PCB走线都会成为接收与发射骚扰的小天线。降低这种骚扰的方法除了加滤波电容外,更值得重视的是减小电源线、地线及其他PCB走线本身的高频阻抗。因此,各种PCB走线要短而粗,线条要均匀。
(3)电源线、地线及PCB走线在PCB上的排列要恰当,尽量做到短而直,以减小信号线与回线之间所形成的环路面积。
(4)时钟发生器尽量靠近使用该时钟的器件,石英晶体振荡器金属外壳要接地,用地线将时钟区圈起来,时钟线尽量短。
(1)电路元器件和信号通路的布局必须最大限度地减少无用信号的相互耦合。 MC56F8146VFVE
(2)低电平信号通道不能靠近高电平信号通道和无滤波的电源线,包括能产生瞬态过程的电路。
(3)将低电平的模拟电路和数字电路分开,避免模拟电路、数字电路和电源公共回线产生公共阻抗耦合。
(4)高、中、低速数字逻辑电路在PCB上要分区布置。
(5)安排电路时要使得高速信号线长度最小。
(6)保证相邻PCB之间不能有过长的平行线。
(7)EMI滤波器要尽可能靠近EMI源,并放在同一块PCB上。
(8)DC/DC变换器、开关元器件和整流器应尽可能靠近变压器放置以使其导线长度最小。
(9)尽可能靠近整流二极管放置调压元器件和滤波电容器。
(10)PCB按频率和电流开关特性分区,噪声元器件与非噪声元器件要距离远一些。
在设计PCB时,应注意以下几点。
(1)从减小辐射骚扰的角度出发,应尽量选用多层板,内层分别作电源层、地线层,用以降低供电线路阻抗,抑制公共阻抗噪声,对信号线形成均匀的接地面,加大信号线和接地面间的分布电容,抑制其向空间辐射的能力。
(2)电源线、地线、PCB走线对高频信号应保持低阻抗。在频率很高的情况下,电源线、地线或PCB走线都会成为接收与发射骚扰的小天线。降低这种骚扰的方法除了加滤波电容外,更值得重视的是减小电源线、地线及其他PCB走线本身的高频阻抗。因此,各种PCB走线要短而粗,线条要均匀。
(3)电源线、地线及PCB走线在PCB上的排列要恰当,尽量做到短而直,以减小信号线与回线之间所形成的环路面积。
(4)时钟发生器尽量靠近使用该时钟的器件,石英晶体振荡器金属外壳要接地,用地线将时钟区圈起来,时钟线尽量短。
上一篇:电阻R与走线的特性阻抗zO相匹配
上一篇:闲置不用的门电路输人端不要悬空