东芝开发出全球最小乱数发生电路
发布时间:2007/8/30 0:00:00 访问次数:335
东芝日前开发成功了全球最小的加密乱数生成数字电路。电路面积约为0.03mm×0.03mm。所生成的每位乱数均具有很高的不可预测性,符合美国标准技术局(NIST)的要求。尽管此前的基于热噪声的乱数发生电路也通过了NIST的检测,但尺寸最小也在1mm×1mm前后。
东芝计划将该电路嵌入保存有个人信息的IC卡上使用的LSI。该电路不对外销售,计划主要用于提高东芝半导体公司LSI的附加值。目前尚未公开产品供货日期。
仅通过数字电路生成乱数
关于该技术,东芝表示“由于牵涉到专利问题”,因此,未公开具体内容。不过,据说不同于采用软件生成模拟乱数的技术以及该公司此前发表的采用单电子晶体管的技术。
此前采用热噪声的发生器必须配备噪音源、放大器和A-D转换器三种装置,因此,很难缩小尺寸。相反,此次的电路没有采用放大器和A-D转换器,仅由数字电路构成,因此,可以减小尺寸。另外,由于不同于采用软件生成模拟乱数,而是“通过硬件生成乱数”(东芝),因此,乱数质量与模拟乱数相比有很大提高。
估计处理器采用90nm的CMOS技术。“嵌入系统LSI时,不需要另外增加工序”(东芝)。一秒钟生成两亿个一位乱数。通过并列使用,还可生成多位乱数。该电路不同于模拟乱数电路,不需要设定乱数的初始值。
东芝日前开发成功了全球最小的加密乱数生成数字电路。电路面积约为0.03mm×0.03mm。所生成的每位乱数均具有很高的不可预测性,符合美国标准技术局(NIST)的要求。尽管此前的基于热噪声的乱数发生电路也通过了NIST的检测,但尺寸最小也在1mm×1mm前后。
东芝计划将该电路嵌入保存有个人信息的IC卡上使用的LSI。该电路不对外销售,计划主要用于提高东芝半导体公司LSI的附加值。目前尚未公开产品供货日期。
仅通过数字电路生成乱数
关于该技术,东芝表示“由于牵涉到专利问题”,因此,未公开具体内容。不过,据说不同于采用软件生成模拟乱数的技术以及该公司此前发表的采用单电子晶体管的技术。
此前采用热噪声的发生器必须配备噪音源、放大器和A-D转换器三种装置,因此,很难缩小尺寸。相反,此次的电路没有采用放大器和A-D转换器,仅由数字电路构成,因此,可以减小尺寸。另外,由于不同于采用软件生成模拟乱数,而是“通过硬件生成乱数”(东芝),因此,乱数质量与模拟乱数相比有很大提高。
估计处理器采用90nm的CMOS技术。“嵌入系统LSI时,不需要另外增加工序”(东芝)。一秒钟生成两亿个一位乱数。通过并列使用,还可生成多位乱数。该电路不同于模拟乱数电路,不需要设定乱数的初始值。
上一篇:夏普指定科汇宏盛为中国授权分销商