简易数字存储示波器的设计
发布时间:2018/3/10 17:49:31 访问次数:373
总体方案设计LKP1aF-DC12V
①方案1:采用纯单片机控制方式,即由单片机、A/D转换器、D/A转换器及存储器等组成系统。这种方案要求单片机要完成基本的处理分析、信号的采集、存储、显示等控制与变换工作。其优点是系统规模小,有一定灵活性,但由于系统本身要求频带上限为50kHz,根据采样定理,采样速度的下限为100kHz,而以单片机的工作速度是难以实现控制的。
②方案2:采用单片机与CPLD结合的方式。即以单片机作为低速控制核心,完成人机界面、系统控制、信号分析、处理、变换,以CPLD完成高速采集控制逻辑和高速数据交换。此方案既充分发挥了单片机软件编程灵活的特点,又解决了数据采集和波形显示的高速控制问题。基于上述分析本系统采用方案2,系统原理框图如图7133所示。
总体方案设计LKP1aF-DC12V
①方案1:采用纯单片机控制方式,即由单片机、A/D转换器、D/A转换器及存储器等组成系统。这种方案要求单片机要完成基本的处理分析、信号的采集、存储、显示等控制与变换工作。其优点是系统规模小,有一定灵活性,但由于系统本身要求频带上限为50kHz,根据采样定理,采样速度的下限为100kHz,而以单片机的工作速度是难以实现控制的。
②方案2:采用单片机与CPLD结合的方式。即以单片机作为低速控制核心,完成人机界面、系统控制、信号分析、处理、变换,以CPLD完成高速采集控制逻辑和高速数据交换。此方案既充分发挥了单片机软件编程灵活的特点,又解决了数据采集和波形显示的高速控制问题。基于上述分析本系统采用方案2,系统原理框图如图7133所示。
上一篇:简易数宇存储示波器设计
上一篇:理论分析与计算