输出逻辑控制MINV和LINV
发布时间:2018/2/5 22:15:51 访问次数:665
●输出逻辑控制MINV和LINV。与ECL兼容的数字控制可以改变输出代码,如从直接二进制码变到二进制补码(参见表4,5,8)。当MINV或LINV断开时,HZICFX2189A18X0G它们处在逻辑0状态,通过一个二极管或一个3.吸Ω电阻与AGND连接,就得到逻辑1状态。
●数字输出DO~D7。当负载为50Ω时,输出幅度可达9VECL电平。当负载为150Ω~1kΩ时,输出幅度可达犭,2V。
●基准输入VRBF,VV,VRTF。芯片上有两个基准输入制噪声,应将VRz旁路到AGND(接一个0.1uF电容)。
●PLCC封装⒁4脚)基准输入VRBF,VRBS,VR1,VR2,VR3,VRTF,VRTs。片上有5个外加基准电压端子,从2V(VRBFl到AGND(VRTF)。它们可以用于控制在整个温度范围内的积分线性。抽头端子可以由运放驱动(参见图4.5.17)。若要进一步抑制噪声,应加0.01uF电容旁路到AGND。VRB和VRT用于调节最高和最低基准电压值。
●无连接端子NC。所有NC引脚在左边的连到DGND上,在右边的连到AGND上。
●数据准备好和数据准备反相信号DREADY,DRINV(仅狃脚封装形式有)。数据准备好引脚是一个标志位,当数据有效或准备好被接收时,输出一个高电平或低电平。从考虑MAX1125译码器与锁存器的定时关系来看,这个信号非常必要。特别在与高速存储器接口时,这一功能非常有用的。用数据准备好输出来锁存输出数据可保证最小的数据建立时间和保持时间。DRINV是数据准备好信号的反相。
●过量程输入D:(仅0z+脚封装形式有)。当MAX1125处于过量程范围时,D:为高电平,而且所有数据输出为高,这可以使MAX1125组成更高分辨率的系统。
●输出逻辑控制MINV和LINV。与ECL兼容的数字控制可以改变输出代码,如从直接二进制码变到二进制补码(参见表4,5,8)。当MINV或LINV断开时,HZICFX2189A18X0G它们处在逻辑0状态,通过一个二极管或一个3.吸Ω电阻与AGND连接,就得到逻辑1状态。
●数字输出DO~D7。当负载为50Ω时,输出幅度可达9VECL电平。当负载为150Ω~1kΩ时,输出幅度可达犭,2V。
●基准输入VRBF,VV,VRTF。芯片上有两个基准输入制噪声,应将VRz旁路到AGND(接一个0.1uF电容)。
●PLCC封装⒁4脚)基准输入VRBF,VRBS,VR1,VR2,VR3,VRTF,VRTs。片上有5个外加基准电压端子,从2V(VRBFl到AGND(VRTF)。它们可以用于控制在整个温度范围内的积分线性。抽头端子可以由运放驱动(参见图4.5.17)。若要进一步抑制噪声,应加0.01uF电容旁路到AGND。VRB和VRT用于调节最高和最低基准电压值。
●无连接端子NC。所有NC引脚在左边的连到DGND上,在右边的连到AGND上。
●数据准备好和数据准备反相信号DREADY,DRINV(仅狃脚封装形式有)。数据准备好引脚是一个标志位,当数据有效或准备好被接收时,输出一个高电平或低电平。从考虑MAX1125译码器与锁存器的定时关系来看,这个信号非常必要。特别在与高速存储器接口时,这一功能非常有用的。用数据准备好输出来锁存输出数据可保证最小的数据建立时间和保持时间。DRINV是数据准备好信号的反相。
●过量程输入D:(仅0z+脚封装形式有)。当MAX1125处于过量程范围时,D:为高电平,而且所有数据输出为高,这可以使MAX1125组成更高分辨率的系统。
上一篇:MAX1125的输出编码
上一篇:ADC接口电路设计举例
热门点击
- 单相桥式全控整流电路带阻感负载电路
- 方波整形为正弦波的电路设计
- 信号整形电路设计
- 4051的内部结构及其引脚图
- 三相桥式全控整流电路的原理图
- 绕焊通常是为了增加焊接点的强度
- PLCC封装各引脚功能如下
- 复式滤波
- 晶体管输出型光电耦合器驱动电路
- GTR的主要参数
推荐技术资料
- Seeed Studio
- Seeed Studio绐我们的印象总是和绘画脱离不了... [详细]