eDP/DP PHY
发布时间:2022/3/29 15:00:41 访问次数:1602
产品描述:
innosilicon edp dp phy
是满足您的显示接口要求的高度可靠的解决方案。 它完全符合 dp 1.4 和 edp 1.4 标准,并且能够在多达 4 个通道的配置中驱动每通道 2.7gb/s。
设计时考虑到易于集成,可通过其 i2c、apb 或 cpu 接口进行配置,并且通过全速 bist、扫描、环回模式和边界扫描简化了生产测试。
phy 本身是完全独立的,不需要最终用户综合,并且针对面积和功率进行了优化。 它包含所有必要的 phy 组件,例如 i/o、初级和次级 esd、pll 和数据符号同步/序列化单元。
与所有 innosilicon ip 一样,我们随时准备提供满足您需求的定制解决方案。
innosilicon 的优势:
低功耗
完全可定制
小面积
简单的集成过程
可用选项包括
测试芯片和测试板
fpga集成支持
芯片级集成。

主要特征:
globalfoundries & smic 经过验证的硅
轻松移植到任何技术中
使用标准芯片数字和 io 电源
符合 dp 1.4 和 edp 1.4 标准
驱动器高达每通道 8.1 gb/s
提供 1~4 通道 phy 配置
输出链路速率时钟或半链路速率时钟,带或不带 ssc 调制
支持在 1mhz manchester ii 编码模式下工作的 aux 通道收发器
面积 <0.53mm2@12/14nmfinfet
低引脚数
20 位、8b/10b 数据编码、并行输入总线
集成低抖动,pll
嵌入式初级和次级 esd 提供 2000v hbm、200v mm 和 500v cdm
该设计可耐受 200ma 的闩锁
支持 bist、扫描、边界扫描和环回的生产测试
可交付成果支持所有主要 eda 工具
提供可选的 dp 1.2 控制器
来源:innosilicon。
产品描述:
innosilicon edp dp phy
是满足您的显示接口要求的高度可靠的解决方案。 它完全符合 dp 1.4 和 edp 1.4 标准,并且能够在多达 4 个通道的配置中驱动每通道 2.7gb/s。
设计时考虑到易于集成,可通过其 i2c、apb 或 cpu 接口进行配置,并且通过全速 bist、扫描、环回模式和边界扫描简化了生产测试。
phy 本身是完全独立的,不需要最终用户综合,并且针对面积和功率进行了优化。 它包含所有必要的 phy 组件,例如 i/o、初级和次级 esd、pll 和数据符号同步/序列化单元。
与所有 innosilicon ip 一样,我们随时准备提供满足您需求的定制解决方案。
innosilicon 的优势:
低功耗
完全可定制
小面积
简单的集成过程
可用选项包括
测试芯片和测试板
fpga集成支持
芯片级集成。

主要特征:
globalfoundries & smic 经过验证的硅
轻松移植到任何技术中
使用标准芯片数字和 io 电源
符合 dp 1.4 和 edp 1.4 标准
驱动器高达每通道 8.1 gb/s
提供 1~4 通道 phy 配置
输出链路速率时钟或半链路速率时钟,带或不带 ssc 调制
支持在 1mhz manchester ii 编码模式下工作的 aux 通道收发器
面积 <0.53mm2@12/14nmfinfet
低引脚数
20 位、8b/10b 数据编码、并行输入总线
集成低抖动,pll
嵌入式初级和次级 esd 提供 2000v hbm、200v mm 和 500v cdm
该设计可耐受 200ma 的闩锁
支持 bist、扫描、边界扫描和环回的生产测试
可交付成果支持所有主要 eda 工具
提供可选的 dp 1.2 控制器
来源:innosilicon。