80C154/83C154
CMOS 0至36 MHz的单芯片8位微控制器
描述
TEMIC的80C154和83C154是高性能
CMOS单芯片
C.
在83C154保留一切
在与80C52扩展ROM容量的特点( 16
千字节) , 256字节RAM , 32个I / O口线, 6源
2级中断,一个全双工串行口,片上
振荡器和时钟电路, 3个16位定时器,具有额外的
特点: 32位定时器和看门狗功能。定时器0
1 ,可通过程序被配置成实现一个32位的
定时器。看门狗功能,可以与激活
定时器0或定时器1或两者一起( 32位定时器) 。
此外, 83C154具有2个软件可选模式
为进一步降低功率降低的活性的
消费。在空闲模式下,CPU被冻结,而
在RAM中保存,定时器,串行口和
中断系统继续工作。在电源关断
模式的RAM被保存,定时器,串行口和
中断继续功能,当外部驱动
时钟。除了作为用于TEMIC 80C51 / 80C52 ,该
停止时钟模式也是可用的。
在80C154是相同的83C154除了它具有
没有片上ROM 。 TEMIC的80C154和83C154是
使用SCMOS过程,使它们制造
从0到36 MHz的VCC = 5 V运行
D
D
D
D
D
D
80C154 :在83C154μ的无ROM版
80C154 / 83C154-12 : 0 12 MHz的
80C154 / 83C154-16 : 0到16 MHz
80C154 / 83C154-20 : 020 MHz的
80C154 / 83C154-25 : 0 25 MHz的
80C154 / 83C154-30 :0至30兆赫
D
80C154 / 83C154-36 :0至36兆赫
D
80C154 / 83C154 - L16 :低功率版
VCC : 2.7-5.5 V频率: 0-16兆赫
对于其他的速度和温度范围内的可用性,请咨询您
销售网络的CE 。
特点
D
D
D
D
D
功率控制模式
256字节的RAM
ROM为16K字节( 83C154 )
32个可编程I / O线(可编程阻抗)
三个16位定时器/计数器(包括看门狗和32位
定时器)
D
的64K程序存储空间
D
64 K个数据存储空间
D
D
D
D
D
D
全静态设计
0.8μ CMOS工艺
布尔处理器
6个中断源
可编程串行端口
温度范围:商业,工业,汽车,
军事
可选
D
揭秘ROM :加密
D
揭秘TAG :识别号码
MATRA MHS
Rev.F ( 97年1月14日)
1
80C154/83C154
引脚说明
VSS
电路地电位。
端口2
端口2是一个8位双向I / O和内部端口
上拉电阻。 P2口具有1的写信给他们的
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口是外部
被拉低时将输出电流( ILL ,对数据
表由于内部电阻的) 。端口2发出的
在从外部取高位地址字节
程序存储器,并在外部的数据访问
内存使用16位地址( MOVX @ DPTR ) 。在
这个应用程序,它使用强大的内部上拉时,
发光1的。在外部数据存储器访问
使用8位地址( MOVX @Ri ) ,端口2发出的
的P2特殊功能寄存器的内容。
它也接收高位地址位和控制
期间在83C154程序验证信号。端口
2可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
VCC
在正常,空闲和掉电电源电压
操作。
端口0
P0口是一个8位漏极开路双向I / O口。端口0
有1的写信给他们自由浮动,并在该状态引脚
可作为高阻抗输入。
P0口还复低位地址和数据
公交车在访问外部程序和数据
内存。在这种应用中,它使用强大的内部上拉
发射时为1。 P0口还输出代码字节
期间在83C154程序验证。外
在程序的验证,需要上拉电阻。端口0
可驱动8个LS TTL输入。
端口3
端口3是一个8位双向I / O和内部端口
上拉电阻。 P3口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口是外部
被拉低时将输出电流( ILL ,对数据
板材由于上拉的) 。它还提供了功能
各种特殊功能的TEMIC 51家的,如
下面列出。
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
端口1
端口1是一个8位双向I / O和内部端口
上拉电阻。 P1口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P1口是外部
被拉低时将输出电流( IIL ,对数据
表由于内部电阻的) 。
端口1期间也接收低位地址字节
程序验证。在83C154 ,端口1可以吸收或
源的三LS TTL输入。它可以驱动CMOS输入
无需外部上拉电阻。
也使用2个输入端口1的定时器/计数器2 :
P1.0 [ T2 ] :外部时钟输入定时器/计数器2 P1.1
[ T2EX ] :一个触发器输入的定时/计数器2 ,要
重载或捕获导致定时器/计数器2
中断。
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
TD (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
端口3可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
RST
高水平的这个两个机器周期,而
振荡器运行复位设备。内部
下拉电阻允许只使用一个上电复位
电容器连接至VCC 。只要结果是
施加(输入电压) ,端口1 , 2和3被连接到1。这
操作是异步实现即使
振荡器不启动。
4
MATRA MHS
Rev.F ( 97年1月14日)
80C154/83C154
ALE
地址锁存使能输出锁存的低字节
地址期间访问外部存储器。 ALE是
以恒定的速率为这个目的,就好像被激活
1/6振荡器的频率,除了外部时
数据存储器访问,此时1 ALE脉冲是
跳过。 ALE可以吸收或源8 LS TTL输入。它可以
驱动CMOS输入,无需外部上拉电阻。
XTAL1
输入到反相放大器构成的振荡器。
接收外部振荡器信号,当外部
振荡器。
XTAL2
倒相放大器构成的振荡器的输出,
并输入到内部时钟发生器。该引脚应
当外部振荡器时被浮动。
PSEN
程序存储允许输出是读选通到外部
程序存储器。 PSEN被激活每一台机器的两倍
在从外部程序存储器取指周期。
(但是,在执行外部程序时出
内存方面, PSEN两个激活过程中被跳过
每次访问外部数据存储器) 。 PSEN不
在从内部程序存储器取激活。
PSEN可以吸入/源8 LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
EA
当EA保持高电平时,CPU执行了内部
程序存储器(除非程序计数器超过
3FFFH ) 。当EA保持低电平时,CPU只执行了
外部程序存储器。 EA不能浮起。
空闲和掉电操作
科幻gure 3
显示了内部空闲和掉电时钟
配置。如图所示,关机操作
振荡器停振。的中断,串行端口,和计时器
块继续只与外部时钟功能
( INT0 , INT1 , T0 , T1) 。
图3.空闲和掉电硬件。
空闲模式操作允许中断,串行端口,并
定时器块继续与内部或功能
外部时钟,而时钟给CPU被切断。该
特殊模式由软件通过特殊激活
功能寄存器PCON 。它的硬件地址是87H 。
PCON是不是位寻址。
MATRA MHS
Rev.F ( 97年1月14日)
5
80C154/83C154
CMOS 0至36 MHz的单芯片8位微控制器
描述
TEMIC的80C154和83C154是高性能
CMOS单芯片
C.
在83C154保留一切
在与80C52扩展ROM容量的特点( 16
千字节) , 256字节RAM , 32个I / O口线, 6源
2级中断,一个全双工串行口,片上
振荡器和时钟电路, 3个16位定时器,具有额外的
特点: 32位定时器和看门狗功能。定时器0
1 ,可通过程序被配置成实现一个32位的
定时器。看门狗功能,可以与激活
定时器0或定时器1或两者一起( 32位定时器) 。
此外, 83C154具有2个软件可选模式
为进一步降低功率降低的活性的
消费。在空闲模式下,CPU被冻结,而
在RAM中保存,定时器,串行口和
中断系统继续工作。在电源关断
模式的RAM被保存,定时器,串行口和
中断继续功能,当外部驱动
时钟。除了作为用于TEMIC 80C51 / 80C52 ,该
停止时钟模式也是可用的。
在80C154是相同的83C154除了它具有
没有片上ROM 。 TEMIC的80C154和83C154是
使用SCMOS过程,使它们制造
从0到36 MHz的VCC = 5 V运行
D
D
D
D
D
D
80C154 :在83C154μ的无ROM版
80C154 / 83C154-12 : 0 12 MHz的
80C154 / 83C154-16 : 0到16 MHz
80C154 / 83C154-20 : 020 MHz的
80C154 / 83C154-25 : 0 25 MHz的
80C154 / 83C154-30 :0至30兆赫
D
80C154 / 83C154-36 :0至36兆赫
D
80C154 / 83C154 - L16 :低功率版
VCC : 2.7-5.5 V频率: 0-16兆赫
对于其他的速度和温度范围内的可用性,请咨询您
销售网络的CE 。
特点
D
D
D
D
D
功率控制模式
256字节的RAM
ROM为16K字节( 83C154 )
32个可编程I / O线(可编程阻抗)
三个16位定时器/计数器(包括看门狗和32位
定时器)
D
的64K程序存储空间
D
64 K个数据存储空间
D
D
D
D
D
D
全静态设计
0.8μ CMOS工艺
布尔处理器
6个中断源
可编程串行端口
温度范围:商业,工业,汽车,
军事
可选
D
揭秘ROM :加密
D
揭秘TAG :识别号码
MATRA MHS
Rev.F ( 97年1月14日)
1
80C154/83C154
引脚说明
VSS
电路地电位。
端口2
端口2是一个8位双向I / O和内部端口
上拉电阻。 P2口具有1的写信给他们的
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口是外部
被拉低时将输出电流( ILL ,对数据
表由于内部电阻的) 。端口2发出的
在从外部取高位地址字节
程序存储器,并在外部的数据访问
内存使用16位地址( MOVX @ DPTR ) 。在
这个应用程序,它使用强大的内部上拉时,
发光1的。在外部数据存储器访问
使用8位地址( MOVX @Ri ) ,端口2发出的
的P2特殊功能寄存器的内容。
它也接收高位地址位和控制
期间在83C154程序验证信号。端口
2可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
VCC
在正常,空闲和掉电电源电压
操作。
端口0
P0口是一个8位漏极开路双向I / O口。端口0
有1的写信给他们自由浮动,并在该状态引脚
可作为高阻抗输入。
P0口还复低位地址和数据
公交车在访问外部程序和数据
内存。在这种应用中,它使用强大的内部上拉
发射时为1。 P0口还输出代码字节
期间在83C154程序验证。外
在程序的验证,需要上拉电阻。端口0
可驱动8个LS TTL输入。
端口3
端口3是一个8位双向I / O和内部端口
上拉电阻。 P3口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口是外部
被拉低时将输出电流( ILL ,对数据
板材由于上拉的) 。它还提供了功能
各种特殊功能的TEMIC 51家的,如
下面列出。
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
端口1
端口1是一个8位双向I / O和内部端口
上拉电阻。 P1口具有1的书面给他们听,
拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P1口是外部
被拉低时将输出电流( IIL ,对数据
表由于内部电阻的) 。
端口1期间也接收低位地址字节
程序验证。在83C154 ,端口1可以吸收或
源的三LS TTL输入。它可以驱动CMOS输入
无需外部上拉电阻。
也使用2个输入端口1的定时器/计数器2 :
P1.0 [ T2 ] :外部时钟输入定时器/计数器2 P1.1
[ T2EX ] :一个触发器输入的定时/计数器2 ,要
重载或捕获导致定时器/计数器2
中断。
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
TD (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
端口3可以吸收或源的三LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
RST
高水平的这个两个机器周期,而
振荡器运行复位设备。内部
下拉电阻允许只使用一个上电复位
电容器连接至VCC 。只要结果是
施加(输入电压) ,端口1 , 2和3被连接到1。这
操作是异步实现即使
振荡器不启动。
4
MATRA MHS
Rev.F ( 97年1月14日)
80C154/83C154
ALE
地址锁存使能输出锁存的低字节
地址期间访问外部存储器。 ALE是
以恒定的速率为这个目的,就好像被激活
1/6振荡器的频率,除了外部时
数据存储器访问,此时1 ALE脉冲是
跳过。 ALE可以吸收或源8 LS TTL输入。它可以
驱动CMOS输入,无需外部上拉电阻。
XTAL1
输入到反相放大器构成的振荡器。
接收外部振荡器信号,当外部
振荡器。
XTAL2
倒相放大器构成的振荡器的输出,
并输入到内部时钟发生器。该引脚应
当外部振荡器时被浮动。
PSEN
程序存储允许输出是读选通到外部
程序存储器。 PSEN被激活每一台机器的两倍
在从外部程序存储器取指周期。
(但是,在执行外部程序时出
内存方面, PSEN两个激活过程中被跳过
每次访问外部数据存储器) 。 PSEN不
在从内部程序存储器取激活。
PSEN可以吸入/源8 LS TTL输入。它可以驱动
CMOS输入,无需外部上拉电阻。
EA
当EA保持高电平时,CPU执行了内部
程序存储器(除非程序计数器超过
3FFFH ) 。当EA保持低电平时,CPU只执行了
外部程序存储器。 EA不能浮起。
空闲和掉电操作
科幻gure 3
显示了内部空闲和掉电时钟
配置。如图所示,关机操作
振荡器停振。的中断,串行端口,和计时器
块继续只与外部时钟功能
( INT0 , INT1 , T0 , T1) 。
图3.空闲和掉电硬件。
空闲模式操作允许中断,串行端口,并
定时器块继续与内部或功能
外部时钟,而时钟给CPU被切断。该
特殊模式由软件通过特殊激活
功能寄存器PCON 。它的硬件地址是87H 。
PCON是不是位寻址。
MATRA MHS
Rev.F ( 97年1月14日)
5