位置:51电子网 » 技术资料 » 音响技术

TI发布可定制编程的3-PLL时钟合成器/乘法器/除法器

发布时间:2008/5/28 0:00:00 访问次数:881

  ti推出的cdc706是目前市场上体积最小且功能强大的pll合成器/乘法器/除法器之一。尽管其物理外形非常小巧,但却极为灵活。该器件能够在特定输入频率下生成几乎独立的输出频率。

  输入频率可通过lvcmos、差动输入时钟或单个晶振产生。通过smbus数据接口控制器可以选择相应的输入波形。

  为了获得独立的输出频率,每个pll的参考除法器m都能设置于1至511的范围内,反馈除法器n则可设置于1到4095的范围内。然后将pll-压控振荡器(vco)频率路由至可自由编程的输出开关矩阵,再路由至6个输出中的任意一个。开关矩阵包括一个附加的7位后除法器(范围为1到127)以及一个针对每个输出的反相逻辑。

  较大的m/n分压比可通过任何参考输入频率(如27mhz)生成零不良率(ppm)时钟。

  cdc706包含3个pll,每个均支持扩频时钟(ssc)。pll1、pll2与pll3不仅可满足300mhz频率要求,而且还针对具有宽除法器系数(widedividerfactor)的零ppm应用进行了优化。

  pll2还支持中心扩频(center-spread)与下扩频计时(ssc)。这是一种降低电磁干扰的常见技术。此外,可控制压摆率(src)的输出边缘还能最大限度降低emi噪声。

  根据pll频率与除法器设置,自动调整内部环路滤波组件,就能获得pll的高稳定性以及优化的抖动传输特性。

  该器件可提供定制的应用程序。它可通过出厂默认配置进行预编程,并可通过串行smbus接口重新编程为其它应用配置。

  使用两个可自由编程的输入s0与s1,即可控制多种应用中要求最苛刻的逻辑控制设置(输出禁用为低、输出三态、断电、pll旁路等)。

  cdc706有3个电源引脚:vcc、vccout1与vccout2。vcc是器件的电源电压。该器件可以在3.3v单电源电压下工作。vccout1与vccout2是输出的电源引脚。vccout1可以为输出y0与y1供电,而vccout2可以为输出y2、y3、y4与y5供电。两个输出的电源范围均为2.3v至3.6v。

  cdc706的工作温度范围为-40℃至85℃。

特性

  ·基于2:6pll的高性能时钟合成器/乘法器/除法器;

  ·用户可编程的pll频率;

  ·通过smbus数据接口轻松实现电路内编程;

  ·宽泛的pll分压比允许零ppm输出时钟误差;

  ·时钟输入可接受晶振或单端lvcmos或差动输入信号;

  ·可接受从8mhz到54mhz的晶振频率;

  ·可接受高达200mhz的lvcmos或差动输入频率;

  ·适用于用户定义的控制信号的2个可编程控制输入[s0/s1];

  ·6个输出频率高达300mhz的lvcmos输出;

  ·可针对补偿信号对lvcmos输出进行编程;

  ·可通过包含7位后除法器的可编程输出开关矩阵[6x6]自由选择输出频率;

  ·集成pll环路滤波组件;

  ·期间抖动(periodjitter)(典型值为60ps);

  ·采用扩频计时(ssc)以降低系统emi;

  ·可编程输出压摆率控制(src)可降低系统emi;

  ·为输出(2.3v到3.6v)提供单独电源,以支持混合电源环境;

  ·3.3v电源电压;

  ·工业温度范围为-40℃至85℃;

·开发与编程套件可简化pll设计与编程(tipro-clock);

·采用20引脚tssop封装;

·可在工厂进行编程,以提供定制的默认设置;

应用范围

·无线基站;

·网络线卡;

·数据通信/电信。


  ti推出的cdc706是目前市场上体积最小且功能强大的pll合成器/乘法器/除法器之一。尽管其物理外形非常小巧,但却极为灵活。该器件能够在特定输入频率下生成几乎独立的输出频率。

  输入频率可通过lvcmos、差动输入时钟或单个晶振产生。通过smbus数据接口控制器可以选择相应的输入波形。

  为了获得独立的输出频率,每个pll的参考除法器m都能设置于1至511的范围内,反馈除法器n则可设置于1到4095的范围内。然后将pll-压控振荡器(vco)频率路由至可自由编程的输出开关矩阵,再路由至6个输出中的任意一个。开关矩阵包括一个附加的7位后除法器(范围为1到127)以及一个针对每个输出的反相逻辑。

  较大的m/n分压比可通过任何参考输入频率(如27mhz)生成零不良率(ppm)时钟。

  cdc706包含3个pll,每个均支持扩频时钟(ssc)。pll1、pll2与pll3不仅可满足300mhz频率要求,而且还针对具有宽除法器系数(widedividerfactor)的零ppm应用进行了优化。

  pll2还支持中心扩频(center-spread)与下扩频计时(ssc)。这是一种降低电磁干扰的常见技术。此外,可控制压摆率(src)的输出边缘还能最大限度降低emi噪声。

  根据pll频率与除法器设置,自动调整内部环路滤波组件,就能获得pll的高稳定性以及优化的抖动传输特性。

  该器件可提供定制的应用程序。它可通过出厂默认配置进行预编程,并可通过串行smbus接口重新编程为其它应用配置。

  使用两个可自由编程的输入s0与s1,即可控制多种应用中要求最苛刻的逻辑控制设置(输出禁用为低、输出三态、断电、pll旁路等)。

  cdc706有3个电源引脚:vcc、vccout1与vccout2。vcc是器件的电源电压。该器件可以在3.3v单电源电压下工作。vccout1与vccout2是输出的电源引脚。vccout1可以为输出y0与y1供电,而vccout2可以为输出y2、y3、y4与y5供电。两个输出的电源范围均为2.3v至3.6v。

  cdc706的工作温度范围为-40℃至85℃。

特性

  ·基于2:6pll的高性能时钟合成器/乘法器/除法器;

  ·用户可编程的pll频率;

  ·通过smbus数据接口轻松实现电路内编程;

  ·宽泛的pll分压比允许零ppm输出时钟误差;

  ·时钟输入可接受晶振或单端lvcmos或差动输入信号;

  ·可接受从8mhz到54mhz的晶振频率;

  ·可接受高达200mhz的lvcmos或差动输入频率;

  ·适用于用户定义的控制信号的2个可编程控制输入[s0/s1];

  ·6个输出频率高达300mhz的lvcmos输出;

  ·可针对补偿信号对lvcmos输出进行编程;

  ·可通过包含7位后除法器的可编程输出开关矩阵[6x6]自由选择输出频率;

  ·集成pll环路滤波组件;

  ·期间抖动(periodjitter)(典型值为60ps);

  ·采用扩频计时(ssc)以降低系统emi;

  ·可编程输出压摆率控制(src)可降低系统emi;

  ·为输出(2.3v到3.6v)提供单独电源,以支持混合电源环境;

  ·3.3v电源电压;

  ·工业温度范围为-40℃至85℃;

·开发与编程套件可简化pll设计与编程(tipro-clock);

·采用20引脚tssop封装;

·可在工厂进行编程,以提供定制的默认设置;

应用范围

·无线基站;

·网络线卡;

·数据通信/电信。


相关IC型号

Warning: Undefined variable $stockkeys in G:\website_51dzw\www.51dzw.com\code\tech\view.php on line 152

热门点击

 

推荐技术资料

基准电压的提供
    开始的时候,想使用LM385作为基准,HIN202EC... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式