位置:51电子网 » 技术资料 » 新品发布

摸底测试

发布时间:2017/4/12 20:22:44 访问次数:826

   在上述的设计检查完成后,需要对样机进行一次EMC方面的全项目测试,以便找出所有潜在问题点。EL2020CM因为即使使用目前先进的仿真设计软件,其结果也代替不了实际的测试。产品的EMC性能还是取决于实际的测试情况。经测试发现问题后。

   依据EMC三要素方法进行整改,寻找干扰源,切断传播途径,或者降低敏感设各的敏感度。整改的方法,大致的可分为滤波、接地、屏蔽等措施,具体的技术细节不在本书中讨论。

   需要注意的是,一个经过前期良好设计的样机。即使是在这一阶段出现E1IC测试不合格的问题,一般也不会很严重,整改起来也容易得多c并且设计阶段的一些预防措施,可以为后续整改提供方便,对样机的改动一般也不会很大。例如,在设计时,某时钟线上的滤波电容为10pF,在整改时发现将该电容的大小调整到3OpF较为合适,那么研发人员只需调整原理图和PCB图纸上相应位号的电容容量大小,PCB走线不需要进行任何改动:

   摸底测试的结果需要保存下来,留给研发工程师和EMC工程师,结合本次设计开发中遇到的问题,认真总结经验教训,同时对EMC设计检查表加以补充和完善。摸底测试通过后,可以准备进行产品认证工作。


   在上述的设计检查完成后,需要对样机进行一次EMC方面的全项目测试,以便找出所有潜在问题点。EL2020CM因为即使使用目前先进的仿真设计软件,其结果也代替不了实际的测试。产品的EMC性能还是取决于实际的测试情况。经测试发现问题后。

   依据EMC三要素方法进行整改,寻找干扰源,切断传播途径,或者降低敏感设各的敏感度。整改的方法,大致的可分为滤波、接地、屏蔽等措施,具体的技术细节不在本书中讨论。

   需要注意的是,一个经过前期良好设计的样机。即使是在这一阶段出现E1IC测试不合格的问题,一般也不会很严重,整改起来也容易得多c并且设计阶段的一些预防措施,可以为后续整改提供方便,对样机的改动一般也不会很大。例如,在设计时,某时钟线上的滤波电容为10pF,在整改时发现将该电容的大小调整到3OpF较为合适,那么研发人员只需调整原理图和PCB图纸上相应位号的电容容量大小,PCB走线不需要进行任何改动:

   摸底测试的结果需要保存下来,留给研发工程师和EMC工程师,结合本次设计开发中遇到的问题,认真总结经验教训,同时对EMC设计检查表加以补充和完善。摸底测试通过后,可以准备进行产品认证工作。


相关技术资料
4-12摸底测试
11-2光刻胶的去除

热门点击

 

推荐技术资料

自制智能型ICL7135
    表头使ff11CL7135作为ADC,ICL7135是... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式