位置:51电子网 » 技术资料 » 显示光电

CMOS集成电路使用时应注意的问题

发布时间:2016/12/21 21:19:45 访问次数:1591

   CMOS集成电路使用时应注意的问题

   (1)正确选择电源。由于aΙOS集成电路的工作电源电压范围比较宽(CD+00OB坜00B:3~18V),选择电源电压时,M1867M首先考虑要避免超过极限电源电压:其次要注意电源电压的高低将影响电路的工作频率。降低电源电压会引起电路工作频率下降或增加传输延迟时间。如CMOS触发器,当y∝由+15V下降到-3V时.其最高频率将从10MHz下降到几十千赫。此外,提高电源电压可以提高CMC)S门电路的噪声容限,从而提高电路系统的抗干扰能力。但电源电压选得越高,电路的功耗越大。不过由于CMOS电路的功耗较小,功耗问题不是主要考虑的设计指标。

   (2)防止CMOS电路出现可控硅效应的措施:当CMOS电路输入端施加的电压过高(大于电源电压)或过低(小于0V),或者电源电压突然变化时,电源电流可能会迅速增大,烧坏器件,这种现象称为可控硅效应。预防可控硅效应的措施主要有:

   ①输人端信号幅度不能大于V∝和小于0V;

   ②要消除电源上的干扰;

   ③在条件允许的情况下,尽可能降低电源电压,如果电路工作频率比较低,用+5V电源供电最好;

   ④对使用的电源加限流措施,使电源电流被限制在30mA以内。

   CMOS集成电路使用时应注意的问题

   (1)正确选择电源。由于aΙOS集成电路的工作电源电压范围比较宽(CD+00OB坜00B:3~18V),选择电源电压时,M1867M首先考虑要避免超过极限电源电压:其次要注意电源电压的高低将影响电路的工作频率。降低电源电压会引起电路工作频率下降或增加传输延迟时间。如CMOS触发器,当y∝由+15V下降到-3V时.其最高频率将从10MHz下降到几十千赫。此外,提高电源电压可以提高CMC)S门电路的噪声容限,从而提高电路系统的抗干扰能力。但电源电压选得越高,电路的功耗越大。不过由于CMOS电路的功耗较小,功耗问题不是主要考虑的设计指标。

   (2)防止CMOS电路出现可控硅效应的措施:当CMOS电路输入端施加的电压过高(大于电源电压)或过低(小于0V),或者电源电压突然变化时,电源电流可能会迅速增大,烧坏器件,这种现象称为可控硅效应。预防可控硅效应的措施主要有:

   ①输人端信号幅度不能大于V∝和小于0V;

   ②要消除电源上的干扰;

   ③在条件允许的情况下,尽可能降低电源电压,如果电路工作频率比较低,用+5V电源供电最好;

   ④对使用的电源加限流措施,使电源电流被限制在30mA以内。

相关IC型号
M1867M
暂无最新型号

热门点击

 

推荐技术资料

按钮与灯的互动实例
    现在赶快去看看这个目录卞有什么。FGA15N120AN... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式