
LTC2157-14/
LTC2156-14/LTC2155-14
应用信息
时钟占空比稳定器
对于性能良好的编码信号应具有
50% ( ±5%)的占空比。如果可选的时钟占空比
稳压器电路被使能时,编码工作周期可以
变化从30%到70%的占空比稳定器会
保持恒定的50%的内部占空比。占空比
稳定剂是通过SPI寄存器A2的(见表3 ),或使
by
CS
在并行编程模式。
对于应用的采样速率需要改变其中
很快,时钟占空比稳定器可被禁用。在
这种情况下,应当小心以使时钟50%的
( ±5%)的占空比。
数字输出
数字输出为双倍数据速率LVDS信号。两
数据比特进行复用,并输出对每个差分
LTC2157-14
V
DD
输出对。有七种LVDS输出对的信
NEL A( DA0_1
+
/DA0_1
–
通过DA12_13
–
/DA12_13
+
)
七对的通道B ( DB0_1
+
/DB0_1
–
通过
DB12_13
–
/DB12_13
+
) 。溢出(OF
+
/作者:
–
)和数据
输出时钟( CLKOUT
+
/ CLKOUT
–
)每个人都有一个LVDS
输出对。需要注意的是溢出了两个通道的mul-
tiplexed到的
+
/作者:
–
输出对。
默认情况下,输出为标准的LVDS电平: 3.5毫安
输出电流和1.25V的输出共模电压。
外部100Ω差分端接电阻器是必需的
每个LVDS输出对。终端电阻应
位于尽可能接近到LVDS接收器。
输出由OV供电
DD
和OGND这是
分离出来自A / D转换芯电源线和地线。
1.2V
0.1μF
10k
50Ω
100Ω
0.1μF
T1 : MACOM
ETC1-1-13
50Ω
21576514 F09
图9.正弦编码驱动器
LTC2157-14
V
DD
1.2V
0.1μF
ENC
+
10k
PECL或
LVDS输入
100Ω
0.1μF
ENC
–
21576514 F10
图10. PECL或LVDS编码驱动器
21576514fa
20