
LTC2201
应用信息
数字输出
数字输出缓冲器
数据格式
的LTC2201并行数字输出可以被选择用于抵消
二进制或二进制补码格式。的格式选择
用MODE引脚。该引脚具有四级逻辑输入,
集中于0,1 / 3V
DD
, 2/3V
DD
和V
DD
。一个外部电阻
器分频器可以由用户来设置的1 / 3V系统
DD
和2 / 3V
DD
逻辑
的水平。表1示出的逻辑状态为MODE引脚。
表1. MODE引脚功能
模式
0(GND)
1/3V
DD
2/3V
DD
V
DD
输出格式
偏移二进制码
偏移二进制码
2的补码
2的补码
时钟占空比
周期稳定器
关闭
On
On
关闭
图9示出的等效电路为一个单一的输出
缓冲区在CMOS模式。每个缓冲区由OV供电
DD
和OGND ,分离来自ADC的电源和接地。该
在输出驱动器的附加的N沟道晶体管允许
操作降到低电压。在内部电阻
与输出串联,使输出显示为50Ω
到外部电路,并消除了对外部
阻尼电阻器。
如同所有的高速/高分辨率的转换器,所述
数字输出负载可能会影响性能。该
该LTC2201的数字输出应该推动一个小电容
略去负荷,以避免数字之间可能存在的交互作用
输出和敏感输入电路。应该输出
可以与一个设备缓冲诸如ALVCH16373 CMOS
锁存器。全速运转的容性负载应
保持一个10pF以下。串联电阻与输出
也可以使用,但不是必需的,因为ADC具有一系列
43Ω的芯片电阻器。
较低的OV
DD
电压也将有助于减少干扰
从数字输出。
LTC2201
OV
DD
V
DD
V
DD
0.5V
至3.6V
0.1μF
OV
DD
数据
从
LATCH
预驱动器
逻辑
43Ω
典型
数据
产量
OGND
溢流位
一个溢流输出位(OF)表示,当变频器
过度范围或欠范围。逻辑高电平上的
引脚指示溢流或下溢流。
输出时钟
该ADC具有CLK输入可用的延迟版本
作为数字输出。两者同相的版本, CLKOUT
+
和反相版本的CLKOUT
–
提供。该
CLKOUT
+
/ CLKOUT
–
可用于同步CON组
换器的数据到数字系统。这是必要的时
使用正弦时钟。数据的上升被锁定
CLKOUT的边缘
+
或CLKOUT的下降沿
–
。 CLKOUT
+
瀑布和CLKOUT
–
上升的数据更新输出。
2201 F09
图9.等效电路的数字输出缓冲器
2201f
17