位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第355页 > ICS844252-04 > ICS844252-04 PDF资料 > ICS844252-04 PDF资料1第7页

初步
集成
电路
系统公司
ICS844252-04
F
EMTO
C
锁
C
RYSTAL
-
TO
-
LVDS
LOCK
G
enerator
A
PPLICATION
I
载文信息
P
OWER
S
UPPLY
F
ILTERING
T
ECHNIQUES
如在任何高速模拟电路,电源引脚
易受随机噪声。该ICS844252-04亲
志愿组织独立的电源隔离任何高开关
从输出到内部的PLL中的噪声。 V
DD
, V
DDA ,
和V
DDO
应单独连接到电源
通孔供给面和旁路电容应
用于每个引脚。为了达到最佳的抖动性能,
电源隔离是必需的。
图1
说明了如何
一个10Ω的电阻与一个10μF和.01μF旁路
电容应连接到每个V
CCA
引脚。在10Ω
电阻器也可以由铁氧体磁珠所取代。
3.3V
V
DD
.01μF
10Ω
V
DDA
.01μF
10μF
F
IGURE
1. P
OWER
S
UPPLY
F
ILTERING
C
RYSTAL
I
NPUT
I
覆盖整个院落
该ICS844252-04的特点与18pF之paral-
LEL谐振晶体。的电容值,C1和C2 ,如图
in
图2
下面用一个25MHz的, 18pF之确定
并联谐振晶体,并以最小化
ppm误差。最佳C1和C2的值可稍
针对不同的电路板布局调整。
XTAL_OUT
C1
22p
X1
18pF之并行水晶
XTAL_IN
C2
22p
图2.
RYSTAL
I
NPU
T I
覆盖整个院落
844252AG-04
www.icst.com/products/hiperclocks.html
7
REV 。一2006年1月26日