
ICS1532
110 MH
Z
T
RIPLE
8-
位
ADC
同
C
LOCK
G
enerator
表4-2 。
新的寄存器集大纲(续)
位#
位名称
简要说明
选择MCLK扩频柜台LSB的7-0位
见Reg29 - 控制频率扩展量
允许值= ( 288 * N / M) + 8
版权所有
选择MCLK扩频计数器的MSB位11-8
见Reg28
RESET
价值
0
登记注册名称
注册
指数
ACCESS
28h
MCLK-SS0
R / W 。 D- MK 。
7-0 MCLK_SS0
29h
MCLK-SS1
R / W 。 D- MK 。
7-4保留
3-0 MCLK_SS1
1010
0
2Ah
MCLK , SSOE
R / W 。 D- MK 。
7-6 MCLK_SS
5版权所有
4-2 MCLK_PFD
1-0 MCLK_OSD
选择MCLK扩频增益
- 00 =增益为1
- 01 =增益为2
- 10 =增益为4
- 11 =增益为8
版权所有
选择MCLK相位/频率检测增益
- 000 =增益为1
- 001 =增益为2
- 010 =增益为4
- 011 =增益为8
- 100 =增益是16 ,等等...
为MCLK输出图像解析度转换器分频比选择值
- 00 =除以1
- 01 = 2分频
- 10 =除以4
- 11 =除以8
版权所有
启用MCLK扩频( 1 =启用)
启用MCLK输出( 1 =启用)
禁用高驱动ADC的像素数据输出引脚
启用OSCOUT输出引脚( 1 =启用)
选择OSCOUT输出
- 00 = OSCOUT来源是OSC 。
- 01 = OSCOUT源OSCDIVIDER ( REG7 )
- 10 = OSCOUT源为OSC / 2 。
- 11 =保留
版权所有
选择REF状态
选择低电平有效输出状态(销111 )
低时,下面的选择是正确锁定,否则高
- 00 =主像素PLL
- 01 = MCLK :内存频率
- 10 =保留
- 11 = PNLCLK :面板时钟
写作5XH复位MCLK PLL &负载的REG 26H 2Bh个
写xAh重置PNLCLK PLL &负载的REG 20 25小时
0
0
0
0
2Bh
MCLK -OE
读/写
7-2保留
1 MCLK_SSENB
0 MCLK_OE
7 High_Drive #
6 OE_OSC
5-4 OSC_Sel
010000
0
0
0
1
0
2Ch
输出MUX R / W
3版权所有
2 REFSEL
1-0 LCKSEL #
0
0
1
2Dh
PLL复位
写
7-4 MCLK_Reset
3-0 PNLCLK_Reset
不适用
不适用
不适用
2EH至2Fh保留
30h
ADC CTRL
读/写
??????
7
6
5
ADC_OE
ADC_Inv
Force_ADC
允许ADC输出( 1 =启用)
反转ADCRCLK信号(上升沿1 =锁存数据)
力ADC输出到Reg30状态: 3
0
0
1
MDS 1532摹
15
www.idt.com
修订版060804