添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1518页 > ADP3189JCPZ-RL > ADP3189JCPZ-RL PDF资料 > ADP3189JCPZ-RL PDF资料1第22页
ADP3189
应用信息
设计参数为典型的英特尔VRD 11兼容
CPU的应用如下:
输入电压(V
IN
) = 12 V
VID设定电压(V
VID
) = 1.300 V
占空比(D ) = 0.108
在无负载额定输出电压(V
ONL
) = 1.285 V
额定输出电压为115的负载(V
OFL
) = 1.170 V
根据1.0毫欧负载线静态输出电压降(R
O
)
从空载到满载(V
D
) = V
ONL
V
OFL
=
1.285 V - 1.170 V = 115 mV的
最大输出电流(I
O
) = 130 A
最大输出电流阶跃( ΔI
O
) = 100 A
最大输出电流摆率(S
R
) = 200 A / μ秒
相的数量(n) = 4
每相的开关频率(f
SW
) = 330千赫
软启动延迟时间
C的值
SS
设置软启动时间。产生的坡道
有15 μA内部电流源。对于C值
SS
可以
使用发现:
C
SS
=
15
μ
A
×
TD
2
V
BOOT
(2)
哪里
TD2
是所希望的软起动时间和V
BOOT
在内部
设置为1.1V。假设所期望的
TD2
3毫秒的时间,
C
SS
41 nF的。
为最接近的标准值
C
SS
39 nF的。虽然
C
SS
控制的延迟时间
TD4
(这是由确定的
最后的VID电压),最小规格
TD4
0纳秒。
这意味着,只要
TD2
时间的要求得到满足,
TD4
将本说明书中。
电流限制闭锁延迟时间
启动和限流延迟时间由下式确定
连接到延迟端子的电容器。第一个步骤是
SET
C
DLY
为TD1 , TD3上,并TD5延迟时间(参见图8) 。
延迟斜坡(我
延迟
)是使用15 μA内部产生
电流源。对于价值
C
DLY
可以用近似计算:
设置时钟频率
该ADP3189使用一个固定频率的控制体系结构。
该频率由外部定时电阻器来设定(r
T
).
时钟频率和相位的数目确定
每相的开关频率,这直接涉及
到开关损耗和电感器的尺寸,并
输入和输出电容器。其中n = 4的四个阶段,
1.32兆赫的时钟频率设定开关频率
(f
SW
)每相到330 kHz时,它表示一个实际的
开关损耗与输出的大小之间的权衡
把滤波元件。方程1示出了实现了
1.32兆赫振荡器的频率,对于R的正确值
T
is
181 kΩ的。可选地, R的值
T
可用下式计算
R
T
=
1
13 k
Ω
n
×
f
SW
×
3.9 pF的
C
DLY
=
I
延迟
×
TD
(
x
)
V
延迟
(
TH
)
(3)
哪里
TD ( X)
为TD1 , TD3上,并TD5所需的延迟时间。
该延迟阈值电压(V
DELAY ( TH )
)被给定为1.7 V.在
本例中, 2毫秒被选择为所有三个延迟时间,这
符合Intel的规范。求解
C
DLY
给出的一个值
17.6 nF的。为最接近的标准值
C
DLY
18 nF的。
当ADP3189进入限流,内部电流
从15 μA源变为3.75 μA 。这使得闭锁
延迟时间比启动延迟时间较长的4倍。长
锁存断延迟时间可以通过将一个电阻来实现
用C平行
DLY
.
(1)
其中, 3.9 pF和13 kΩ的是内部的IC元件值。
为了获得良好的初始精度和频率稳定度, 1 %的电阻
值得推荐。
第0版|第22页36

深圳市碧威特网络技术有限公司