添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第324页 > SAA5491H > SAA5491H PDF资料 > SAA5491H PDF资料4第14页
飞利浦半导体
初步speci fi cation
一个页面经济图文/ TV
微控制器
从接收器。
位级别I的优点
2
C总线的硬件,
一个完整的软件,我比较
2
C总线的实现是:
硬件可以生成SCL脉冲
测试单个位( RBF或WBF分别)被
足以作为用于无差错传输的支票。
该位I级
2
C总线的硬件上运行的串行比特级别
并执行以下功能:
过滤所输入的串行数据信号和时钟信号
认识到启动条件
产生一串行中断请求的SI接收的后
启动条件和串行的第一个下降沿
时钟
认识到停止条件
认识到SCL线上的串行时钟脉冲
锁定串行位SDA线上( SDI )
拉伸串行时钟SCL低电平的时间为
暂停下一个串行数据比特的传输
设置读取位结束( RBF )当SCL时钟
脉冲结束后,如果写位结束( WBF )有
没有检测到仲裁失败(即SDA =逻辑0时
SDO =逻辑1 )
设置一个串行时钟低到高的检测( CLH )标志
在启动条件设置总线忙( BB )标志和
上一个停止条件清除此标志
释放SCL线和清除CLH , RBF和
WBF标志恢复转移到下一个串行数据位
产生一个自动时钟,如果单个位数据
注册S1BIT用在主模式。
下面的函数必须用软件来实现:
处理我
2
C总线启动中断
当接收到的串行数据转换为并行数据
发射时的并行数据转换为串行数据
比较有自己收到的从地址
地址
解释该确认信息
守着我
2
C总线状态,如果RBF和WBF =逻辑0 。
此外,如果作为主:
产生起始和停止条件
处理总线仲裁
产生串行时钟脉冲,如果不使用S1BIT 。
3个SFR支持位级I的函数
2
C总线
硬件,他们是S1INT , S1BIT和S1SCS 。
1995年2月
14
LED
支持
SAA5290
端口引脚P0.5和P0.6具有10 mA的电流沉没
直接驱动能力,以使发光二极管。
PWM DAC
S
该SAA5290有六个6位PWM DAC和one14位
PWM DAC 。这些允许直接控制的其它部分
电视。
分辨率低6位DAC通过控制自己的
对应的SFR ( PWM0至PWM5 )和被连接
由于P2口的替代性结果。端口位
对应于PWM应被设置为逻辑1时为
PWM的正确操作。
表7
特殊功能寄存器PWM0至PWM5
D7
PWE
D6
D5
PV5
D4
PV4
D3
PV3
D2
PV2
D1
PV1
D0
PV0
如果PWE位为一个特定的端口被设置为逻辑1时,PWM
激活并控制其分配的端口引脚。如果PWE位
被设置为逻辑0对应的端口引脚被控制
登记在相应的端口位端口。
将PWM的输出周期21.33的脉冲
s
由二进制值确定的占空比, PV5到PV0 ,
乘以0.33
s.
14位PWM进行控制
SFR寄存器TDACL和TDACH 。
表8
特殊功能寄存器TDACL
D7
TD7
D6
TD6
D5
TD5
D4
TD4
D3
TD3
D2
TD2
D1
TD1
D0
TD0
表9
特殊功能寄存器TDACH
D7
PWE
D6
D5
D4
D3
D2
D1
D0
TD8
TD13 TD12 TD11 TD10 TD9
如果PWE位被设置为逻辑1时, TPWM是活性和
控制端口P2.0 。如果PWE位被置为逻辑0的端口
销是由位在相应的端口控制
注册P2.0 。
在TPWM的输出是周期42.66的脉冲
s
由二进制值确定的占空比, TD13到TD7 ,
乘以0.33
s.

深圳市碧威特网络技术有限公司