位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1535页 > CY8C5367AXI-108 > CY8C5367AXI-108 PDF资料 > CY8C5367AXI-108 PDF资料1第3页

初步
的PSoC
5 : CY8C53系列数据表
1.体系结构概述
在介绍CY8C53系列的超低功耗,闪存可编程系统级芯片(的PSoC
)装置,一个可伸缩的8位的部分
PSoC 3和32位的PSoC 5平台。该CY8C53系列提供模拟,数字和互连电路的可配置模块
围绕CPU子系统。具有灵活的模拟子系统,数字子系统,路由,以及我的CPU的组合输入/输出使
在各种消费电子,工业和医疗应用的高集成度。
图1-1 。简化框图
模拟互连
数字互连
个GPIO
系统范围
资源
用法示例UDB
XTAL
OSC
数字系统
通用数字模块阵列( 24× UDB )
SEQUENCER
8位
定时器
UDB
正交解码器
UDB
16-Bit
PWM
UDB
16位PRS
UDB
UDB
UDB
4
to
25 MHZ
(可选
)
可以
2.0
I2C
主/
SLAVE
SIO
22
Ω
UDB
UDB
时钟树
UDB
I2C从
UDB
UDB
8位SPI
UDB
12位SPI
UDB
8位
定时器
逻辑
UDB
个GPIO
UDB
UDB
UDB
UDB
IMO
4x
定时器
计数器
PWM
FS USB
2.0
USB
PHY
逻辑
UDB
UART
UDB
UDB
12位PWM
UDB
UDB
UDB
32.768千赫
(可选
)
RTC
定时器
系统总线
存储器系统
WDT
和
WAKE
个GPIO
EEPROM
FL灰
国际劳工组织
缓存
调节器
PHUB
DMA
SRAM
CPU系统
8051或
的Cortex M3 CPU
打断
调节器
节目&
DEBUG
节目
DEBUG
跟踪
系统时钟
模拟系统
SIOS
电源管理
系统
LCD直接
DRIVE
POR和
LVD
睡觉
动力
2.7
5.5 V
1.8 V LDO
SMP
2个SC / CT模块
( TIA , PGA ,搅拌机等)
ADC
特区
ADC
+
2x
运算放大器
-
3元
运算放大器
2个DAC
4x
CMP
-
的CapSense
1.8 3.6 V
(可选)
图1-1
示出了CY8C53的主要部件
家庭。他们是:
ARM Cortex-M3的CPU子系统
非易失性子系统
编程,调试和测试子系统
输入和输出
时钟
动力
数字子系统
模拟子系统
PSoC的数字子系统提供了一半的独特的
可配置性。它从任何外围设备连接到一个数字信号
通过数字系统互连( DSI)的引脚。这也
通过对小,速度快的阵列提供了功能灵活性,
低功耗UDB中。 PSoC Creator中提供了预建库
和测试标准的数字外设( UART , SPI , LIN, PRS ,
CRC校验,定时器,计数器,脉宽调制, AND,OR等),它们
映射到UDB阵列。设计人员还可以轻松地创建一个
使用布尔语用图形化的方式数字电路
设计输入。每个UDB包含可编程阵列逻辑
(PAL) /可编程逻辑器件(PLD)的功能,以及
用小的状态机引擎,以支持各种
外设。
文件编号: 001-66237修订版**
第106 3
个GPIO
温度
传感器
+
个GPIO
个GPIO
个GPIO
[+ ]反馈