添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1775页 > AD9726 > AD9726 PDF资料 > AD9726 PDF资料2第16页
AD9726
50Ω终端电阻应尽可能靠近POS-
sible到输入引脚,并控制阻抗PCB走线
应该被使用。
良好的AC性能无论从主动或预期
被动DAC时钟驱动电路。然而,在一个无源电路,
输出压摆率是依赖于输入的频率;
而有源电路提供稳定的高输出摆
利率在很宽范围的输入频率。
模拟输出
该AD9726是基于高动态范围CMOS
核心内容。模拟输出由差动电流源,
每一个都能够高达20 mA满刻度。离散输出设备
是PMOS和可灌电流到输出
终止± 1 V的顺从电压范围内
在典型的应用中,两个输出驱动器的分立电阻,用于─
模拟地。从那里,特别是对于更高的频率
输出,它们喂中间抽头次级的1:1的射频反
前者。差分至单端转换完成
它提供额外的增益和取消下诏
谐波。
I
OUTA
–3dBm
25
04540-021
数据同步电路
在AD9726的高性能要求维护
传入的比特和DAC时钟之间的同步
用于采样和转换数据。尽管固有的昼夜温差
ficulty在指定的DAC的时钟的相位关系
和LVDS数据的时钟输入以及所提出的挑战
接口的高操作速度, AD9726包含
实时逻辑自动监控和校准数据总线
与DAC时钟。
是否在SDR或DDR模式中,输入数据总是被提供
以相同的速率。此外,输入的数据的速率始终
等于DAC的时钟的频率周期。的数据速率和
DAC的时钟也必须频率锁定。为了实现这一点,
数据时钟输出的主要目的是提供一种
时基是直接从DAC时钟导出的数据。
数据时钟脉冲输入的功能是将锁存器的输入数据
成同步块。从那里,它的功能
同步逻辑相对于该位置的数据
DAC时钟以获得最佳的AC性能。
单个数据位必须保持一个紧密排列
跨越另一个让PCB走线都匹配延误
宽度的16位总线。此外,一个固定的设置和保持
数据时钟输入和数据之间的时序关系
总线是必需的。
然而,由于同步逻辑,所述相位之间的关系
数据总线和DAC时钟在内部进行了优化。
此外,如果在数据总线和之间的相
DAC时钟漂移随着时间的推移或温度,同步逻辑aut-
omatically更新和调整它。一旦有同步
被达到时,数据总线和DAC时钟之间的相位
可以通过一个完整的周期变化不会丢失或数据损坏。
同步操作和可选的更详细的解释
编程模式中的同步逻辑呈现
操作和编程部分,其中还包括一个
解释如何使用同步逻辑没有SPI 。
25
I
OUTB
图19.变压器输出电路
为最大输出功率,电阻值可以增大到
50 Ω ,可提供高达为0 dBm至50 Ω负载无损失
性能对大多数变压器。
R
GA
R
FA
I
OUTA
50
R
GB
R
FB
I
OUTB
50
笔记
1.使用RF和RG来设置增益
和带宽降低
图20.运算放大器的输出电路
作为替代,有源输出级所用的用于
经典的仪表放大器配置。这里,每
DAC的输出馈送的模拟中的一个的同相输入端
器件的高速互阻抗运算放大器。
内部基准和满量程输出
该AD9726包含一个内部1.2 V精密基准
来源;这个参考电压出现在REFIO销。它可以
可用于驱动外部电路,如果适当地进行缓冲。
采用外部基准电压源的REFIO引脚,如果
所需。内部电源被设计成很容易地过驱动
由外部源;然而,内部基准也可以
利用SPI寄存器0x00的EXTREF位掉电。
版本A |第16页24
04540-011

深圳市碧威特网络技术有限公司