位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第63页 > AD9253-125EBZ > AD9253-125EBZ PDF资料 > AD9253-125EBZ PDF资料1第31页

数据表
串行端口接口( SPI )
该
AD9253
串行端口接口(SPI),允许用户配置
的转换器,用于通过一个特定的功能或操作
ADC内部的结构化寄存器空间。在SPI
为用户提供了更大的灵活性和定制,这取决于
该应用程序。地址是通过串行端口进行访问和
可以写入或从经由该端口读取。存储器组织
成字节,并且可以进一步细分成多个区域,它们是文档
mented在存储器映射部分。如需了解详细操作
信息,请参阅
AN- 877应用笔记,
接口至
通过SPI与高速ADC 。
AD9253
在CSB与上升沿下降沿,联合
在SCLK的,决定帧的开始。的一个例子
串行定时和其定义可以在图74中找到
和表5中。
包括公务员事务局等模式可供选择。公务员事务局可
保持低下去,它永久性地使设备;
这称作流。 CSB可以在高摆摊字节之间
这样可以允许其他外部时序。当CSB被拉高, SPI
功能被置于高阻抗状态。这种模式将
在SPI引脚的第二功能。
在一个指令周期中, 16位指令被发送。
数据如下指令阶段,以及其长度被确定
由W0和W1的位。
除了字长,指令周期还决定
串行帧是否是读或写操作,从而
串行端口既用来对芯片进行编程和读取
片上存储器中的内容。第一个字节中的第一位
一个多字节串行数据传输帧指示是否读
命令或写命令被发出。如果指令是一
回读操作,执行回导致串行
数据输入/输出( SDIO )引脚的输入改变方向
在串行帧的一定位置的输出。
所有的数据是由8位字。数据可以在MSB-发送
第一个模式或LSB优先模式。 MSB优先模式是默认
在上电时,并且可以通过SPI端口配置被改变
注册。有关这和其他功能的详细信息,
见
AN- 877应用笔记,
至高速
通过SPI的ADC 。
配置使用SPI
三个引脚定义该ADC的SPI : SCLK引脚时, SDIO
销,和CSB引脚(见表15)。在SCLK (串行时钟)是
用于同步的读出和写入由给出的数据和
到ADC。起SDIO (串行数据输入/输出)是一个双
目的销,允许数据被发送到和来自读
内部ADC存储器映射寄存器。在CSB (片选)
是低电平有效控制启用或禁用读取和
写周期。
表15.串行端口接口引脚
针
SCLK
SDIO
功能
串行时钟。串行移位时钟输入端,它被用来
同步串行接口读取和写入操作。
串行数据输入/输出。双功能引脚
典型地用作输入或输出,取决于
该指令被发送,并在相对位置
时间框架。
片选吧。低电平有效控制,盖茨读
和写入周期。
CSB
t
DS
t
S
CSB
t
高
t
DH
t
低
t
CLK
t
H
SCLK DO NOT CARE
不在乎
SDIO DO NOT CARE
读/写
W1
W0
A12
A11
A10
A9
A8
A7
D5
D4
D3
D2
D1
D0
不在乎
图74.串行端口接口时序图
第0版|第31页40
10065-078