
AD7440/AD7450A
因此,每一循环带中的平均耗散功率
100 kSPS的吞吐速率是(2/10 ) ×4毫瓦= 0.8毫瓦。
这就是在图44中的功率数计算。
对于吞吐量速率高于320 kSPS时,则建议
降低了串行时钟频率以获得最佳动力表现。
100
10
功率(mW )
V
DD
= 5V
的接线图显示在图45的ADSP- 21xx系列
有TFS和体育RFS捆绑在一起,与TFS集
如设置为输入的输出和RFS 。在DSP中运行
交替帧模式和SPORT控制寄存器设置
向上的描述。帧同步信号生成的上
所述TFS绑定到CS和,与所有的信号处理
应用中,等距离抽样是必要的。然而在此
例如,该定时器中断用于控制采样速率
的模数转换器;在某些条件下,等距离的取样可
无法实现。
定时器的寄存器,例如,装载有一个值,该值
提供了一个中断所需的采样间隔。当一个
中断被接收时,一个值被与TFS / DT (ADC发送
控制字) 。所述TFS用于控制RFS的,因此
数据的读出。串行时钟的频率被设定在
在SCLKDIV寄存器。当指令传送具有
TFS给出( AX0 = TX0 ) ,所述SCLK的状态进行检查。该
DSP等待,直到SCLK已经较高,低,再高
才开始发送。如果定时器和SCLK的值是
选择,使得指令传输发生在或靠近
SCLK的上升沿,则该数据可以被发送或它
可以等待,直到下一个时钟边沿。
AD7440/
AD7450A*
SCLK
SDATA
CS
1
V
DD
= 3V
0.1
03051-A-044
0.01
0
50
100
150
200
250
吞吐量( kSPS时)
300
350
图44.功耗与吞吐率掉电模式
微处理器与DSP的接口
在AD7440 / AD7450A串行接口允许部分
可直接连接到许多不同的微处理器。
本节介绍如何连接的AD7440 / AD7450A
一些比较常见的微控制器和DSP的串行
接口协议。
AD7440 / AD7450A到ADSP- 21XX
的DSP的ADSP- 21XX系列是直接连接到
AD7440 / AD7450A无需任何胶合逻辑。
在SPORT控制寄存器应设置如下:
TFSW = RFSW = 1
INVRFS = INVTFS = 1
DTYPE = 00
SLEN = 1111
ISCLK = 1
TFSR = RFSR = 1
IRFS = 0
ITFS = 1
为了实现掉电模式, SLEN应设置为1001
发出一个8位的SCLK脉冲串。
交替帧
低电平有效帧信号
右对齐数据
16位数据字
内部串行时钟
帧的每一个字
*为清楚起见附加引脚
ADSP-21xx*
SCLK
DR
RFS
03051-A-045
TFS
图45.接口的ADSP- 21XX
例如, ADSP- 2111具有一个主时钟频率
16兆赫。如果SCLKDIV寄存器中装入的值3 ,一个
2 MHz的获得和八个主时钟SCLK周期
经过对每个SCLK周期。如果定时器寄存器加载
用值803 ,则中断之间发生100.5个SCLK
随后的发射指令。这种情况
结果在nonequidistant采样作为发送指令是
发生在SCLK的边缘。如果从SCLK周期数
中断是N的所有整数的数字,等距抽样
由DSP实现的。
版本B |分页: 28 25