
麦克雷尔INC 。
OC-3/STS-3
时钟再现
收发器
描述
SY69952
SY69952
特点
一个完整的ATM兼容的单芯片发射器
和接收器
无缝操作与PMC -Sierra的PM5345 , VLSI
VNS67200 , IGT WAC - 013 -B / WAC - 413 -A和NEC
μPD98402 UNI处理器
支持从51.84Mbps时钟和数据恢复
或155.52Mbps NRZ或NRZI数据流
从19.44MHz 155.52MHz的时钟乘法
来源或51.84MHz时钟倍频从
6.48MHz源
线路接收器输入:无需外部缓冲
差分输出缓冲
连接状态指示
环回测试
100K ECL兼容的I / O
+5 V单电源
替代赛普拉斯CY7B952
该SY69952符合Bellcore实验室, ITU / CCITT和
ANSI规格
采用28引脚SOIC封装
Micrel公司的SY69952包含完全集成的发射器
和接收器的功能设计,提供时钟恢复
和产生的任何51.84Mbit / s的OC / STS- 1或
155.52Mbps OC / STS - 3 SONET / SDH ( SY69952 )和ATM
应用程序。
片上时钟产生是通过一个低抖动进行
锁相环(PLL),允许使用19.44MHz的
为155.52MHz代或6.48MHz参考
参考51.84MHz的产生。时钟恢复是
通过直接同步片上VCO来进行
输入的数据流。
该SY69952满足的抖动标准的标准
Bellcore实验室, ITU / CCITT和ANSI标准。低抖动
通过麦瑞半导体的先进的锁相环技术,确保和
正ECL ( PECL ) I / O 。
再加上Micre的电路设计技术
资产双极技术导致超快
性能与低噪声和低功耗。
功能框图
环
PLL2+
PLL2-
模式
ROUT +
ROUT-
RIN +
RIN-
PLL
RCLK +
RCLK-
RSER +
RSER-
CD
LFI
TOUT +
TOUT-
PLL
x8
TSER +
TSER-
TCLK +
TCLK-
REFCLK +
REFCLK-
PLL1+
PLL1-
资产是麦克雷尔公司的商标。
M9999-062805
hbwhelp@micrel.com或(408) 955-1690
1
冯:N
修订: / 0
发行日期: 2005年6月