添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第108页 > W9712G6JB > W9712G6JB PDF资料 > W9712G6JB PDF资料1第30页
W9712G6JB
7.9.1
断电进入
两种省电模式可在设备上进行:预充电掉电模式和
主动掉电模式。
如果当所有银行都空闲时功率下降,这种模式被称为预充电关机;如果
力发生下降时,有一排活跃在任何银行,这种模式被称为有功功率
下来。进入断电停用的输入和输出缓冲器,不含CLK,
CLK
, ODT和
CKE 。同时该DLL在进入预充电掉电或缓慢退出活跃关机停用,
但DLL保持在快速退出活跃关机功能。
在掉电模式下, CKE低和稳定的时钟信号必须保持的输入
DDR2 SDRAM和ODT应该是一个有效的状态,但所有其它输入信号是“唐”不在乎“ 。 CKE
LOW必须维持,直到吨
CKE
已经满足了。最大功率下降持续时间,由限定
设备,其允许最多9的刷新要求的X
tREFI
如果最大发帖
REF在进入掉电之前,立即使用。
(例如时序波形参考10.30 ,以
在第10章10.31主动和预充电掉电模式进入和退出图)
7.9.2
掉电退出
当CKE注册HIGH (连同NOP或断电状态同步退出
取消命令) 。高CKE必须保持,直到吨
CKE
已经满足了。一个有效的,可执行的
命令具有掉电退出延时,T应用
XP
, t
XARD
或T
XARDS
之后, CKE变高。
掉电退出延时是指在本数据手册的交流特性表。
预充电电源关闭时7.10的输入时钟频率的变化
DDR2 SDRAM的输入时钟频率可以在以下条件下进行更改:
DDR2 SDRAM是在预充电掉电模式。 ODT必须关闭和CKE必须处于逻辑
低电平。至少需要2个时钟CKE后必须等待变低时钟频率之前,可能
改变。 SDRAM的输入时钟频率被允许只在最小和最大的改变
对于特定的速度等级规定的工作频率。在输入时钟频率的变化,
ODT和CKE必须在稳定的低水平举行。
一旦输入时钟频率发生变化,稳定的新时钟前必须提供给DRAM
预充电断电可能会退出和DLL必须通过MRS指令预充电后复位
关机退出。根据新的时钟频率的附加MRS或EMRS命令可能
需要发给相应地设置WR , CL等...
在DLL重新锁定期, ODT必须保持关闭状态。后在DLL锁定的时候,在DRAM准备
工作与新的时钟频率。
(例如时序波形请参考10.32时钟频率的变化
在第10章预充电掉电模式图)
- 30 -
出版日期: 2010年3月15日
修订版A01

深圳市碧威特网络技术有限公司