
XRD9855/9856
XRD98L55/98L56
CCD
RSTCCD
SHP
SHD
(内部信号)
SDRK
SPIX
PGA1
产量
PGA2
产量
ADCLK
HOLD
轨道
的CDS时钟图3.时序图
和内部信号, CLK_POL = 1, M 2 = 0
PGA1提供的0dB增益, 8分贝& 16分贝(1倍, 2.5倍,
和6.25x ) 。增益转换发生在PGA增益
代码64D和128D (40H & 80H ) 。 PGA2提供增益
从6dB到22分贝( 2倍至12.5倍),与0.125分贝步骤。
图4
显示测量PGA增益与增益
代码。合并PGA模块提供编程
32分贝的梅布尔增益范围。最小增益(码
00H )了6dB 。最大增益(代码FFH )是38分贝。
下列公式可用于计算的PGA
从增益编码增益:
40
35
F
S
= 18MHz时
V
DD
= 3.0V
V
RT
= 2.3V
V
RB
= 0.3V
T
A
= 25°C
PGA增益(分贝)
30
25
20
15
10
5
CODE
收益
[
dB
]
=
6
+
32
×
256
其中,代码是0和255之间。
由于设备不匹配的增益步长的代码63-
64和127-128可能不是单调的。
0
0
64
128
增益码
192
256
图4. PGA增益与增益码
修订版1.01
12