
ZiLOG公司
Z80180/Z8S180/Z8L180
增强Z180微处理器
AC特性
V
cc
= 5V + 10%, V
ss
= 0V ,T
A
- 0到+ 70℃,除非另有说明。
Z80180-6
号
1.
2.
3.
4.
5.
6.
7.
8.
9.
10.
11.
12.
13.
14.
15.
16.
17.
18.
19.
20.
21.
22.
23.
24.
25.
26.
26a.
27.
28.
29.
30.
31.
32.
33.
34.
35.
36.
37.
38.
39.
符号项目
t
CYC
t
CHW
t
CLW
t
cf
t
cr
t
AD
t
AS
t
MED1
t
RDD1
t
M1D1
t
AH
t
MED2
t
RDD2
t
M1D2
t
DRS
t
DRH
t
STD1
t
STD2
t
WS
t
WH
t
WDZ
t
WRD1
t
WDD
t
WDS
t
WRD2
t
WRP
t
WDH
t
IOD1
t
IOD2
t
IOD3
t
INTS
t
INTS
t
NMIW
t
BRS
t
BRH
t
BAD1
t
BAD2
t
BZD
时钟周期时间
时钟“H”脉宽
时钟“L”脉宽
时钟下降时间
时钟上升时间
旭曜到地址有效延迟
地址有效到/ MREQ秋季或/ IORQ秋季)
秋季到/ MREQ秋季延迟
秋季到/ RD秋季延迟
上升到/ RD上升延迟
崛起/ M1秋季延迟
从地址保持时间
( / MREQ , / IOREQ , / RD , / WR )
秋季到/ MREQ上升延迟
秋季到/ RD上升延迟
崛起/ M1上升延时
数据读取建立时间
数据读取保持时间
秋天到ST秋季延迟
秋季到ST上升延时
/ WAIT建立时间为秋季
/ WAIT从秋季保持时间
上升到数据浮法延迟
崛起/ WR秋季延迟
秋季写数据延迟时间
写数据建立时间/ WR秋季
秋季到/ WR上升延迟
/ WR脉冲宽度
/ WR脉冲宽度( I / O写周期)
写数据保持时间从( / WR崛起
)
秋季到/ IORQ秋季延迟
崛起/ IORQ秋季延迟
秋季到/ IORQ上升延迟
/ M1秋季到/ IORQ秋季延迟
/ INT建立时间为秋季
/ INT保持时间从秋季
/ NMI脉冲宽度
/ BUSREQ建立时间为秋季
/ BUSREQ持有下降时间
崛起/ BUSACK秋季延迟
秋季到/ BUSACK上升延迟
上升到总线浮动延迟时间
/ IOC = 1
/ IOC = 1
/ IOC = 1
/ IOC = 0
分钟。
162
65
65
–
–
–
30
–
–
–
–
35
–
–
–
40
0
–
–
40
40
–
–
–
40
–
170
332
40
–
–
–
340
40
40
120
40
40
–
–
–
110
马克斯。
2000
–
–
15
15
90
–
60
60
65
80
–
60
60
80
–
–
90
90
–
–
95
65
90
–
80
–
–
–
60
65
60
–
–
–
–
–
–
95
90
125
–
Z80180-8
分钟。
125
50
50
–
–
–
20
–
–
–
–
20
–
–
–
30
0
–
–
40
40
–
–
–
20
–
130
255
15
–
–
–
250
40
40
100
40
40
–
–
–
90
70
70
90
–
马克斯。
2000
–
–
15
15
80
–
50
50
60
70
–
50
50
70*
–
–
70
70
–
–
70
60
80
–
60
–
–
–
50
60
50
–
–
–
–
–
Z80180-10
分钟。
100
40
40
–
–
–
10
–
–
–
–
10
–
–
–
25
0
–
–
30
30
–
–
–
15
–
110
210
10
–
–
–
200
30
30
80
30
30
–
–
–
70
60
60
80
–
马克斯。
2000
–
–
10
10
70
–
50
50
55
60
–
50
50
60
–
–
60
60
–
–
60
50
60
–
50
–
–
–
50
55
50
–
–
–
–
–
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
1
t
MEWH
/ MREQ脉冲宽度(高)
DS971800401
初步
1-25