添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符Z型号页 > 首字符Z的型号第4页 > Z8L18033VEC > Z8L18033VEC PDF资料 > Z8L18033VEC PDF资料1第20页
Z80180/Z8S180/Z8L180
增强Z180微处理器
空闲模式
总线释放模式空闲模式
TX
TX
ZiLOG公司
φ
9.5周期延迟,直到BUSACK断言
BUSREQ
BUSACK
A
19
-A
0
停止
M1
FFFFFH
高阻抗
FFFFFH
图16.总线授予外部主在空闲模式
待机模式(带或不带快速恢复) 。
软件可以把Z80180 / Z8S180 / Z8L180这个
通过设置IOSTOP位( ICR5 )为1, CCR6到模式
1 ,和执行指令的SLP 。此模式将停止
片上振荡器,从而得出任何最少的功率
模式,小于10μμA 。
与空闲模式下, Z80180 / Z8S180 / Z8L180将离开
待机模式下响应低复位或
NMI或低于INT0-2是受一个1在相应使能
响应的INT / TRAP控制寄存器位,并且将
总线授权给外部主机,如果在该BREXT位
CPU控制寄存器( CCR5 )为1 ,但所需要的时间
对于所有这些操作大大增加了需要
重新启动片上振荡器,并确保它拥有台站
bilized方波动作。
当外部时钟连接到EXTAL引脚
而非晶体的XTAL和EXTAL引脚,以及
外部时钟继续运行,有一点需要使用
待机模式下,因为没有重新所需时间
启动振荡器,以及其他模式重新启动更快。 Howev-
呃,如果外部逻辑电路在待机模式下停止的时钟
(例如,由解码暂停低和M1为高sev-
全部擦除时钟周期) ,然后待机模式可能是有用的,以
允许外部时钟源稳定后,就再恩
体健。
当外部逻辑驱动器复位低是一个
Z80180 / Z8S180 / Z8L180退出待机模式,以及
1-20
晶体或使用外部时钟源已
停止后,外部逻辑必须持有RESET为低电平,直到
片上振荡器或外部时钟源已重新启动
和稳定。
时钟
稳定性
需求
of
Z80180 / Z8S180 / Z8L180是在少得多鸿沟逐
这是选择复位序列和there- 2模式
由CPU控制的时钟分频控制位之后
注册( CCR7 ) 。由于这个原因,软件应:
一。程序CCR7为0,选择除以2模式,
SLP的指令进入待机前
模式,和。
B 。复位后,中断或重启后在网上的
SLP 01指令,延时编程CCR7
回1 ,设置分频一种模式中,只要
可以允许额外的时钟稳定
时间。
如果软件设置CCR6为1 SLP指令plac-前
ES主控在待机模式下,在CCR3位值
确定Z80180 / Z8S180 / Z8L180将等待多长时间
振荡器启动和稳定,当它离开
待机模式下,由于外部中断请求。如果
CCR3是0, Z80180 / Z8S180 / Z8L180等待217
( 131,072 )的时钟周期,而如果CCR3的是1 ,它等待只有64个
时钟周期。后者被称为快速恢复
模式。相同的延迟适用于授予总线的
DS971800401
初步

深圳市碧威特网络技术有限公司