
R
的Spartan- IIE FPGA系列:功能描述。
清除配置存储器
CON组fi guration
在上电时
在配置
用户操作
该设备指示清除配置存储器
正在通过驱动INIT低。
延缓配置
此时,用户可以通过保持延迟配置
无论是程序还是INIT低,这将导致设备
留在记忆清算阶段。需要注意的是双向
tional INIT线行驶内存在一个低逻辑电平
清算。因此,为了避免冲突,使用开漏驱动器
保持INIT低。
随着力无延迟,设备指示的内存
是通过驱动INIT高完全清楚。 FPGA的样品
其模式引脚上的这种低到高的转变。
V
CCO
和
No
V
CCINT
HIGH“
是的
用户拉动
节目
低
FPGA
驱动INIT
和DONE低
加载配置数据
明确
CON组fi guration
内存
延迟
CON组fi guration
用户控股
节目
低
是的
一旦INIT为高电平时,用户可以开始加载配置
数据帧到器件中。加载CON组的细节
成形数据处理的章节中讨论
单独配置模式。操作的顺序
必要系统蒸发散使用串行加载配置数据
方式示于
图18 。
使用从加载数据
并行模式显示在
图21 ,第28页。
CRC错误检查
配置数据的装载后,一个CRC值嵌入
DED在配置文件中检查针对的CRC值
在FPGA中计算出来的。如果CRC值不
比赛中, FPGA驱动INIT低,表明一个错误
已经发生和配置将被中止。注意
试图加载不正确的比特流导致的配置
重刑失败,可能会损坏设备。
重新配置设备时, PROGRAM引脚应
断言以复位配置逻辑。回收动力
也复位FPGA进行配置。看
结算CON-
成形的记忆。
No
延迟
CON组fi guration
用户控股
INIT
低
是的
No
FPGA
样本
模式引脚
负载
CON组fi guration
数据帧
启动
在启动序列负责FPGA的过渡
从配置状态到完全的用户操作。一场比赛
CRC值,表示成功加载config-的
uration数据,启动序列。
CRC
正确吗?
是的
No
FPGA驱动
INIT低
中止入门
启动顺序
FPGA驱动DONE高,
激活的I / O ,
发布GSR网
用户操作
DS001_11_111501
图16:
配置流程图
DS077-2 ( V2.3 ) 2008年6月18日
产品speci fi cation
www.xilinx.com
23