添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第150页 > XC2S30 > XC2S30 PDF资料 > XC2S30 PDF资料1第61页
R
的Spartan- II FPGA系列:DC和开关特性
时钟分配原则
(1)
速度等级
-6
符号
GCLK时钟偏差
-5
最大
0.14
单位
ns
描述
IOB触发器之间的全球时钟歪斜
最大
0.13
T
GSKEWIOB
注意事项:
1.仅供指导,这些时钟分配延迟。他们反映在典型设计中遇到的延时
最坏的情况下。由时序分析器提供了用于特定设计的精确值。
时钟分配开关特性
T
GPIO
被指定为LVTTL电平。对于其他标准,调整牛逼
GPIO
与所示的值
"I / O标准的全局时钟
输入Adjustments" 。
速度等级
-6
符号
GCLK IOB和缓冲器
-5
最大
0.8
0.8
单位
ns
ns
描述
全局时钟PAD输出
全局时钟缓冲器我输入O输出
最大
0.7
0.7
T
GPIO
T
GIO
I / O标准的全局时钟输入调整
与全局时钟输入板相关的延迟指定的LVTTL电平。对于其他标准,调整延迟了
示值。以这种方式调整延迟构成了最坏情况下的限制。
速度等级
符号
数据输入延迟调整
描述
标准的专用全局时钟
输入延迟调整
标准
LVTTL
LVCMOS2
PCI , 33兆赫, 3.3V
PCI , 33兆赫, 5.0V
PCI , 66兆赫, 3.3V
GTL
GTL +
HSTL
SSTL2
SSTL3
CTT
AGP
-6
0
–0.04
–0.11
0.26
–0.11
0.80
0.71
0.63
0.52
0.56
0.62
0.54
-5
0
–0.05
–0.13
0.30
–0.13
0.84
0.73
0.64
0.51
0.55
0.62
0.53
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
T
GPLVTTL
T
GPLVCMOS2
T
GPPCI33_3
T
GPPCI33_5
T
GPPCI66_3
T
GPGTL
T
GPGTLP
T
GPHSTL
T
GPSSTL2
T
GPSSTL3
T
GPCTT
T
GPAGP
注意事项:
对于GPLVTTL 1.输入定时测量1.4V 。对于其他的I / O标准,见下表
"Delay测量方法, "第60页。
1
DS001-3 ( V2.8 ) 2008年6月13日
产品speci fi cation
www.xilinx.com
4模块3
61

深圳市碧威特网络技术有限公司