
的Spartan- IIE FPGA系列:功能描述。
需要最标准的输出和LVTTL ,
LVCMOS和PCI投入。
表4:
兼容标准
V
CCO
3.3V
2.5V
1.8V
1.5V
兼容标准
PCI , LVTTL , SSTL3我, SSTL3 II , CTT , AGP ,
LVPECL , GTL , GTL +
SSTL2 I, II SSTL2 , LVCMOS2 , LVDS ,公交车
LVDS , GTL , GTL +
LVCMOS18 , GTL , GTL +
HSTL I , HSTL III , IV HSTL , GTL , GTL +
R
热插拔,热插拔,热插拔支持
在I / O引脚支持热插拔 - 也被称为热插入
和热插拔功能 - 并且被认为是CompactPCI的
友情按照PCI总线V2.2规范。 CON-
sequently ,一个无动力的Spartan -IIE FPGA可
直接插入供电系统或背板与 -
出影响或损坏系统或FPGA中。热
交换功能是内置到每一个XC2S150E ,
XC2S400E , XC2S600E和设备。所有其他的Spartan- IIE
后产品变更通知建设备
PCN2002-05
还
包括热插拔功能。
为了支持热插拔,的Spartan- IIE器件包括后续
荷兰国际集团的I / O功能。
信号可以应用到的Spartan- IIE FPGA I / O引脚
供电FPGA的V前
CCINT
或V
CCO
供应
输入。
的Spartan- IIE FPGA I / O引脚为高阻抗(即,
三态)之前,并在整个电和
采用时的配置过程
配置模式不启用
预配置弱上拉电阻(见
表11
第22页) 。
有来自I / O引脚没有电流路径回
V
CCINT
或V
CCO
电源电压。
的Spartan- IIE FPGA是免疫闩锁在炎热
调剂。
一些输入标准要求用户提供门槛
电压,V
REF
。在这种情况下,特定的用户I / O引脚是自动
matically配置为输入为V
REF
电压。关于
六分之一的I / O引脚在银行承担这一角色。
V
REF
银行内的引脚内部互连,并
因此只有一个V
REF
电压可以在用于
每家银行。所有V
REF
在银行销,但是,必须CON组
连接至外部电压源进行正确的操作。
在银行,输入需要V
REF
可以用这些混合
这不只是一个V
REF
电压可以在一个用于
银行。在V
CCO
和V
REF
引脚每家银行出现在
器件的引脚配置表。
在一个给定的包,V的数量
REF
和V
CCO
引脚
可以根据装置的尺寸而变化。在较大的设备,
更多的I / O引脚转换为V
REF
销。因为这些是始终
在V的一个超
REF
用于小型设备的引脚,它是
可能设计一个印刷电路板,其允许迁移到较大
装置。所有V
REF
引脚最大的设备必须预期
被连接至V
REF
电压,并且不用于I / O操作。
表5:
I / O银行
包
V
CCO
银行
V
REF
银行
TQ144 , PQ208
作为互连1
8个独立
FT256 , FG456 ,
FG676
8个独立
8个独立
一旦连接到该系统中,每个针增加了一个小的
量电容(C
IN
) 。同样,每个I / O消耗
少量的直流电流,等效于输入泄漏
年龄规范(我
L
) 。还可以存在少量的
临时交流电流(I
HSPO
)时,该引脚的输入电压
超过V
CCO
加0.4V ,持续小于10纳秒。
在每个用户I / O引脚上的弱门将电路启用
配置数据的最后一帧时,也没有
由一个强大的驱动系统信号显着影响
有源驱动器或强拉或下拉电阻。
未驱动或浮式系统的信号可能会受到影响。该
具体效果取决于I / O引脚的配置。
配置为输出或输出,使用户I / O引脚
有一个弱上拉电阻到V
CCO
最后config-中
uration框架。配置为输入或双向用户I / O引脚
tional I / O都具有弱上拉或下拉电阻。弱门将
电路关闭时, DONE引脚变为高电平时,提供
它没有在配置应用程序中使用。
请参见赛灵思
应用说明
XAPP179
欲了解更多信息
在I / O资源。
12
www.xilinx.com
DS077-2 ( V2.3 ) 2008年6月18日
产品speci fi cation