
电气规格
表6-53 。作为McBSP的SPI主模式或从时序要求( CLKSTP = 10B , CLKXP = 1 )
主
号
M49
M50
M51
M52
TSU ( DRV- CKXH )
日( CKXH - DRV )
TSU ( FXL - CKXL )
TC ( CKX )
建立时间, DR前CLKX高有效
保持时间, DR后CLKX高有效
建立时间, FSX低前CLKX低
周期时间, CLKX
2P
民
30
1
最大
SLAVE
民
8P10
8P10
8P+10
16P
最大
单位
ns
ns
ns
ns
表6-54 。作为McBSP的SPI主模式或从开关特性( CLKSTP = 10B , CLKXP = 1 )
主
号
M43
M44
M47
M48
日( CKXH - FXL )
TD ( FXL - CKXL )
TDIS ( FXH - DXHZ )
参数
保持时间,后CLKX FSX高低
延迟时间, FSX低到CLKX低
禁止时间,之后从最后一个数据位DX高阻抗
FSX高
民
2P
P
6
6P + 6
最大
SLAVE
民
最大
单位
ns
ns
ns
TD ( FXL - DXV )
延迟时间, FSX低到DX有效。
6
4P + 6
ns
2P = 1 / CLKG
对于所有SPI从机模式, CLKX必须是最小的8 CLKG周期。也CLKG应该LSPCLK / 2通过设置CLKSM = CLKGDV = 1.
75兆赫的最大LSPCLK速度, CLKX最大频率为LSPCLK / 16 ,即4.6875兆赫和P = 13.3纳秒。
M51
最高位
M52
最低位
CLKX
M43
FSX
M47
M44
M48
DX
位0
M49
Bit(n-1)
(n-2)
M50
(n-3)
(n-4)
DR
位0
Bit(n-1)
(n-2)
(n-3)
(n-4)
图6-47 。 McBSP的时序SPI Master或Slave : CLKSTP = 10B , CLKXP = 1
2001年4月 - 修订2007年7月
SPRS174O
153