
电气规格
6.32多通道缓冲串行端口( McBSP的)时间
6.32.1 McBSP的发送和接收时序
表6-47 。 McBSP的时序要求
号
McBSP的模块时钟( CLKG , CLKX , CLKR )范围
50
多通道缓冲串口模块周期时间( CLKG , CLKX , CLKR )范围
M11
M12
M13
M14
M15
M16
M17
M18
M19
M20
TC ( CKRX )
总重量( CKRX )
TR ( CKRX )
TF ( CKRX )
TSU ( FRH - CKRL )
日( CKRL - FRH )
TSU ( DRV- CKRL )
日( CKRL - DRV )
TSU ( FXH - CKXL )
日( CKXL - FXH )
周期时间, CLKR / X
脉冲持续时间, CLKR / X高或CLKR / X低
上升时间, CLKR / X
下降时间, CLKR / X
建立时间,外部FSR高CLKR前低
CLKR低后保持时间,外部FSR高
建立时间, DR前CLKR低有效
保持时间,何后CLKR低有效
建立时间,在CLKX低外部FSX高
保持时间, CLKX后低的外部FSX高
CLKR / X EXT
CLKR / X EXT
CLKR / X EXT
CLKR / X EXT
CLKR INT
CLKR分机
CLKR INT
CLKR分机
CLKR INT
CLKR分机
CLKR INT
CLKR分机
CLKX INT
CLKX分机
CLKX INT
CLKX分机
18
2
0
6
18
2
0
6
18
2
0
6
ns
ns
ns
ns
ns
ns
2P
P7
7
7
1
民
1
20§
最大
单位
千赫
兆赫
ns
ms
ns
ns
ns
ns
极性位CLKRP = CLKXP = FSRP = FSXP = 0。如果任何的信号的极性反转,则该信号的定时参考文献是
也反转。
CLKSRG
2P = 1 / CLKG在纳秒。 CLKG是采样率发生器产生多路输出。 CLKG =
.
(1
)
CLKGDV )
CLKSRG可以LSPCLK , CLKX , CLKR源。 CLKSRG
≤
( SYSCLKOUT / 2)。 McBSP的性能是由I / O缓冲器的切换速度的限制。
§内部时钟分频器必须被调整,使得McBSP的时钟( CLKG , CLKX , CLKR )的速度并不比I / O缓冲器的速度大于
限制( 20兆赫) 。
148
SPRS174O
2001年4月 - 修订2007年7月