
PIC16C717/770/771
2.2.2.6
PIE2注册
该寄存器包含各个允许位
SSP总线冲突和低电压检测中断。
寄存器2-6 :
R/W-0
LVDIE
bit7
U-0
—
外设中断寄存器2 ( PIE2 : 8DH )
U-0
—
U-0
—
R/W-0
BCLIE
U-0
—
U-0
—
U-0
—
bit0
R =可读位
W =可写位
U =未实现位,
读为' 0 '
- n =上电复位值
第7位:
LVDIE :
低电压检测中断允许位
1
= LVD中断使能
0
= LVD禁止中断
BCLIE :
总线冲突中断允许位
1
=总线冲突中断使能
0
=总线冲突中断被禁止
位6-4 :
未实现:
读为' 0 '
位3:
位2-0 :
未实现:
读为' 0 '
1999 Microchip的技术公司
先进的信息
DS41120A第21页