
LTC1065
PI FU CTIO S
输入引脚(引脚1 ,N包)
销1是滤波器的输入,它被连接到内部
开关电容电阻。如果输入引脚悬空,
滤波器的输出会饱和。的直流输入阻抗
1脚是非常高的;同
±5V
用品和1MHz的时钟,该
直流输入阻抗通常为1GΩ 。电阻R
IN
in
串联在输入引脚不会改变滤波器的值
直流输出偏移(图1)。
IN
应然而,被限制
到最大值(表1) ,否则滤波器的密码
乐队将受到影响。请参阅应用信息
更多的细节部分。
V
IN
R
IN
1
2
V
–
3
4
LTC1065
8
7
6
V
OUT
V
+
表1。R
IN (MAX)
VS时钟和电源
R
IN (MAX)
V
S
=
±7.5V
f
CLK
= 4MHz的
f
CLK
= 3MHz的
f
CLK
= 2MHz的
f
CLK
= 1MHz的
f
CLK
= 500kHz的
f
CLK
= 100kHz的
1.82k
3.01k
4.32k
9.09k
17.8k
95.3k
V
S
=
±5V
–
2.49k
3.65k
8.25k
16.9k
90.9k
V
S
=
±2.5V
–
–
2.37k
7.5k
16.9k
90.9k
最大负载电容(PF )
输出引脚(引脚7 ,N包)
管脚7的滤波器输出。该引脚通常可以通过源
20毫安和水槽2毫安。 7针不宜长时间开车哄
电缆,否则滤波器的总谐波失真会
降解。最大负荷滤波器的输出可以驱动和
仍维持失真水平,在典型示
性能特点,为20k 。
时钟输入引脚(引脚5 ,N包)
外部时钟,当施加到引脚5 ,调谐滤波器
截止频率。时钟到截止频率比
U
U
U
100: 1 。高(Ⅴ
高
)和低(Ⅴ
低
)时钟逻辑
阈值电平被示于表2中的方波
时钟与介于30%和50%的占空比是强烈
推荐使用。正弦波时钟不推荐使用。
表2.时钟引脚门限电平
电源
V
S
=
±2.5V
V
S
=
±5V
V
S
=
±7.5V
V
S
=
±8V
V
S
= 5V, 0V
V
S
= 12V, 0V
V
S
=15V, 0V
V
高
1.5V
3V
4.5V
4.8V
4V
9.6V
12V
V
低
0.5V
1V
1.5V
1.6V
3V
7.2V
9V
时钟输出引脚(引脚4 ,N包)
任何外部时钟施加到该时钟输入引脚上出现
在时钟输出引脚。时钟输出的占空比
等于外部时钟的占空比施加到
时钟输入引脚。时钟输出引脚摆动到电源
电源轨。当LTC1065用于在一个自计时
模式下,内部振荡器的时钟显示在
时钟输出引脚用30%的占空比。的时钟输出
引脚可用于驱动其他LTC1065s或其它集成电路。该
最大电容,C
L( MAX)的
,时钟输出引脚可以
驱动器示于图2 。
200
180
160
140
120
100
80
60
40
20
0
1
3
2
4 5 6 7 8 9 10
时钟频率(MHz)
1065 F02
5 f
CLK
1065 F01
图1 。
V
S
=
±2.5V
T
A
= 25°C
V
S
=
±5V
V
S
=
±7.5V
图2.最大负载电容的时钟输出引脚
1065fb
7