
恩智浦半导体
LPC1311/13/42/43
32位ARM Cortex -M3微控制器
10.6 SSP接口
表17 。
符号
T
CY ( PCLK )
T
CY ( CLK )
SSP主
t
DS
数据建立时间
在SPI模式;
2.4 V
≤
V
DD
≤
3.6 V
2.0 V
≤
V
DD
& LT ; 2.4 V
t
DH
t
V( Q)
t
H( Q)
SSP的奴隶
t
DS
t
DH
t
V( Q)
t
H( Q)
[1]
[2]
[2]
[2]
[2]
[2]
动态特性: SSP引脚在SPI模式
参数
PCLK周期时间
时钟周期时间
[1]
条件
民
13.9
27.8
15
20
0
-
0
0
3
×
T
CY ( PCLK )
+ 4
-
-
最大
-
-
-
-
-
10
-
-
-
3
×
T
CY ( PCLK )
+ 11
2
×
T
CY ( PCLK )
+ 5
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
数据保持时间
数据输出有效时间
数据输出保持时间
数据建立时间
数据保持时间
数据输出有效时间
数据输出保持时间
在SPI模式
在SPI模式
在SPI模式
在SPI模式
在SPI模式
在SPI模式
在SPI模式
[3][4]
[3][4]
[3][4]
[3][4]
T
CY ( CLK )
= ( SSPCLKDIV
×
(1 + SCR)的
×
CPSDVSR )/ F
主
。从SPI位比率T得到的时钟周期时间
CY ( CLK )
是的函数
主时钟频率f
主
中, SSP外设时钟分频器( SSPCLKDIV ) ,在SSP SCR参数(在SSP0CR0规定
寄存器)和SSP CPSDVSR参数(在SSP时钟分频寄存器中指定) 。
T
AMB
=
40 °C
85
°C.
T
CY ( CLK )
= 12
×
T
CY ( PCLK )
.
T
AMB
= 25
°C;
V
DD
= 3.3 V.
[2]
[3]
[4]
LPC1311_13_42_43_2
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
产品数据表
牧师02 - 2010年5月6日
45 60