
LM3S2110微控制器
看门狗定时器可被配置为产生一个中断控制器上的第一次溢出,
并在第二次超时的复位信号。一旦看门狗定时器被配置,
锁定寄存器可以写入,防止定时器配置被意外更改。
1.4.6
1.4.6.1
存储外设
该LM3S2110控制器提供单周期SRAM和单周期Flash存储器。
SRAM (见110页)
该LM3S2110静态随机存取存储器(SRAM)控制器支持16KB的SRAM中。内部
Stellaris器件的SRAM位于器件存储器映射偏移0x0000.0000处。对
减少耗时的读 - 修改 - 写(RMW )操作的次数, ARM已经推出
bit-banding的
技术在新的Cortex-M3处理器。在使能bit -band的处理器,某些
在内存映射( SRAM和外设空间)区域可以使用地址别名,访问
各个位以单一的原子操作。
1.4.6.2
闪存(见第111页)
该LM3S2110闪存控制器支持64 KB的Flash存储器。 Flash是由一组
1 KB的块可以被单独擦除。擦除一个区块导致的全部内容
块被重置为全1 。这些区块配对成一组2 - KB块可单独
受保护的。这些块可以被标记为只读或只执行,以提供不同级别的代码
保护。只读块不能被擦除或编程,以保护内容
被修改的块。只执行块不能被擦除或者编程,而且只能
通过控制器指令获取机制来读取,这可以保护区块的内容不
由控制器或者由调试器读取。
1.4.7
1.4.7.1
附加功能
存储器映射(见39页)
存储器映射列出的在存储器中的指令和数据的位置。的存储器映射的
LM3S2110控制器可在“存储器映射”第39页的注册地址仅作被发现
一个十六进制增量,相对于模块的基本地址,如图中的存储器映射。
该
ARM Cortex-M3技术参考手册
提供了关于存储器的进一步信息
地图。
1.4.7.2
JTAG TAP控制器(见43页)
联合测试行动组(JTAG)端口提供一个标准化的串行接口,用于控制所述
测试访问端口(TAP )和相关的测试逻辑。在TAP , JTAG指令寄存器和JTAG
数据寄存器可以用来测试组合印刷电路板的互连,获得
组件的制造信息,并观察和/或控制的输入和输出
正常运转时的控制器。 JTAG端口提供了可测性高,并
以低成本芯片级别的访问。
JTAG端口由5个标准的引脚:
TRST , TCK , TMS , TDI ,
和
TDO 。
数据
串行地发送到控制器上的
TDI
和移出控制器上
TDO 。
解释
这个数据是取决于TAP控制器的当前状态。有关的详细信息。
JTAG端口和TAP控制器的操作,请参考
IEEE标准1149.1-测试
访问端口和边界扫描结构。
在Luminary Micro JTAG控制器是与内置到Cortex -M3的ARM JTAG控制器
核心内容。这是通过复用所实现的
TDO
这两个JTAG控制器的输出。 ARM JTAG
指令选择ARM
TDO
输出,同时Luminary Micro JTAG指令选择Luminary
2007年11月29日
初步
31