
DC &开关特性
因此, DCD比例为267 MHz的SSTL - 2级II
-3装置的非DDIO行输出时钟范围为47.5 %至52.5 % 。
表5-81 。 DCD最大的非DDIO上的列输出I / O
引脚
注(1)
列I / O输出
标准I / O
标准
3.3 -V LVTTL
3.3 -V LVCMOS
2.5 V
1.8 V
1.5 -V LVCMOS
SSTL - 2 I类
SSTL - 2级II
SSTL - 18 I级
SSTL - 18 II类
1.8 -V HSTL
I类
1.8 -V HSTL
II类
1.5 -V HSTL
I类
1.5 -V HSTL
II类
1.2 -V HSTL
(2)
LVPECL
注意
表5-81 :
(1)
(2)
在DCD规范是基于一个没有逻辑阵列噪音状态。
1.2 -V HSTL仅在-3的设备支持。
最大DCD对非DDIO输出
单位
-3设备
190
140
125
80
185
105
100
90
70
80
80
85
50
170
55
-4 & -5设备
220
175
155
110
215
135
130
115
100
110
110
115
80
-
80
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
ps
Altera公司。
2007年5月
5–81
的Stratix II器件手册,卷1