添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第319页 > EP2S130 > EP2S130 PDF资料 > EP2S130 PDF资料3第231页
DC &开关特性
表5-97 。 DQS相位抖动规格为DLL延迟时钟
( tDQS PHASE_JITTER )
注(1)
DQS延迟数
缓冲级
(2)
1
2
3
4
注释
表5-97 :
(1)
(2)
在相峰 - 峰相位抖动位移的DDS时钟(数字抖动引起
通过跟踪DLL ) 。
用于要求DQS相移延迟级报告在项目的
在Quartus II软件编译报告。
DQS相位抖动
30
60
90
120
单位
ps
ps
ps
ps
表5-98 。 DQS相移为DLL延迟时钟误差规格( tDQS_PSERR )
的DQS延迟缓冲级号
(2)
-3速度等级
1
2
3
4
注意
表5-98 :
(1)
(2)
(1)
单位
ps
ps
ps
ps
-4速度等级
30
60
90
120
-5速度等级
35
70
105
140
25
50
75
100
这个误差规范是绝对的最大和最小误差。例如,倾斜于三个延迟缓冲器
在C3速度等级阶段为75 ps或± 37.5 ps的
.
用于要求DQS相移延迟级的报告在项目的编译报告
Quartus II软件。
表5-99 。 DQS总线时钟偏移加法器规格
( tDQS_CLOCK_SKEW_ADDER )
模式
×每4 DQS DQ
×每个DQS DQ 9
×每个DQS DQ 18
×每个DQS DQ 36
注意
表5-99 :
(1)
这种歪斜规范是绝对的最大和最小偏移。为
例如,倾斜于× 4 DQ组为40 ps或± 20 ps的。
DQS时钟偏移加法
40
70
75
95
单位
ps
ps
ps
ps
Altera公司。
2007年5月
5–95
的Stratix II器件手册,卷1

深圳市碧威特网络技术有限公司