位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第531页 > EP1C6F400C6ES > EP1C6F400C6ES PDF资料 > EP1C6F400C6ES PDF资料1第31页

嵌入式存储器
独立的时钟模式
该M4K存储器块实现独立的时钟模式为真正的
双端口存储器。在这种模式下,一个独立的时钟可用于每个端口
(端口A和B ) 。时钟A控制端口A面的所有寄存器,而
时钟B控制的端口B侧的所有寄存器。每个端口A和B ,也
支持独立的时钟使能和异步清零信号
端口和B寄存器。
图2-17
示出了在一个M4K存储器块
独立的时钟模式。
图2-17 。独立的时钟模式
6 LAB行时钟
注意事项(1 ) , ( 2 )
A
6
数据
A
[ ]
D
ENA
Q
DATA IN
内存块
256 16 (2)
512
8
1,024 4
2,048 2
4,096 1
B
6
DATA IN
Q
D
ENA
数据
B
[ ]
byteena
A
[ ]
D
ENA
Q
字节使能A
字节使能B
Q
D
ENA
byteena
B
[ ]
地址
A
[ ]
D
ENA
Q
地址
地址B
Q
D
ENA
地址
B
[ ]
雷恩
A
雷恩
B
读/写
启用
CLKEN
A
时钟
A
D
ENA
Q
写
脉冲
发电机
读/写
启用
写
脉冲
发电机
Q
D
ENA
CLKEN
B
时钟
B
数据输出
数据输出
D
ENA
Q
Q
D
ENA
q
A
[ ]
q
B
[ ]
注释
图2-17 :
(1)
(2)
显示所有寄存器有异步清零端口。
违反建立或保持时间上的地址寄存器可能会破坏内存中的内容。这适用于
读取和写入操作。
输入/输出时钟模式
输入/输出时钟模式下可以同时为真,并实施
简单双端口存储器模式。在每两个端口, A或B,其中一个
时钟控制寄存器,所有的输入到内存块中:数据输入,
鹪鹩,
和地址。另一个时钟控制模块的数据输出
寄存器。每个存储块的端口, A或B ,同时还支持独立
时钟使能和异步清零信号的输入和输出
寄存器。
图2-18
和
2–19
显示在输入/输出的存储器块
时钟模式。
Altera公司。
2008年5月
2–25
初步