
CY14E256LA
引脚配置
图1.引脚图 - 44引脚TSOP II / 32引脚SOIC
NC
[5]
NC
A
0
A
1
A
2
A
3
A
4
CE
DQ
0
DQ
1
V
CC
V
SS
DQ
2
DQ
3
WE
A
5
A
6
A
7
A
8
A
9
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
HSB
NC
[4]
NC
[3]
NC
[2]
NC
NC
[1]
[1]
NC
OE
DQ
7
DQ
6
V
SS
V
CC
DQ
5
DQ
4
V
帽
A
14
A
13
A
12
A
11
A
10
NC
NC
44 - TSOP II
(x8)
32 - SOIC
(x8)
顶视图
(不按比例)
顶视图
(不按比例)
表1.引脚定义
引脚名称
A
0
– A
14
WE
CE
OE
V
SS
V
CC
HSB
I / O类型
输入
输入
输入
输入
地
动力
供应
描述
地址输入用于选择其中一个32,768字节的NVSRAM 。
写使能输入,低电平有效。
当芯片被使能和WE为低电平时,在I / O引脚的数据被写入
到特定的地址位置。
芯片使能输入,低电平有效。
当低,选择芯片。当HIGH ,取消选择的芯片。
输出使能,低电平有效。
该低电平有效OE输入使能时读取的数据输出缓冲器
周期。 I / O引脚为三态上拉高OE为高电平。
地面的装置。
必须连接到该系统的地面。
电源输入到该设备。
DQ
0
? DQ
7
输入/输出
双向数据I / O线。
作为根据操作的输入或输出线路。
输入/输出
五金店忙( HSB ) 。
当这种低输出表明五金店正在进行中。
当拉低外部芯片它发起的非易失性存储操作。内部弱上拉起来
电阻保持这个引脚为高电平,如果没有连接(连接可选)。每家门店操作后HSB是
驱动为高电平短的时间内与标准输出大电流。
动力
供应
自动存储电容。
供应电源的nvSRAM在断电时,从SRAM数据存储
非易失性元件。
V
帽
NC
无连接
无连接。
该管脚没有连接到模具上。
笔记
1.地址扩展为1兆。 NC引脚未连接到死
2.地址扩展为2兆。 NC引脚未连接到死。
3.地址扩展为4兆。 NC引脚未连接到死。
4.地址扩展为8兆比特。 NC引脚未连接到死。
5.地址扩展为16兆比特。 NC引脚未连接到死。
文件编号: 001-54952修订版* B
第3页
[+ ]反馈